Volver

Código: 540 IUMA: Sistemas de Información y Comunicaciones (IUMA)
Rama de Conocimiento
Ingenierías y Arquitectura
Campo CNEAI
Ingenierías y Arquitectura.Ingenierías de la Comunicación, Computación y Electrónica
Datos de contacto
Departamento INGENIERÍA ELECTRÓNICA Y AUTOMÁTICA
Dirección Campus Universitario de Tafira
Email antonio.nunez@ulpgc.es
Web www.iuma.ulpgc.es
Instituto Instituto Universitario de Microelectrónica Aplicada
Palabras clave Ingeniería elécrica, Ingeniería electrónica, Ingenieía de computación, Ingeniería de comunicación
Key words Electrical Engineering, Electronics Engineering, Computer Engineering, Telecom Engineering
Miembros de Grupo de Investigación
Equipo de Investigación Equipo de Trabajo
NÚÑEZ ORDÓÑEZ, ANTONIO (Coordinación) BERCIANO RODRÍGUEZ, GEMMA
DE ARMAS SOSA, VALENTÍN CABRERA PEÑA, JOSÉ MARÍA
GARCÍA GARCÍA, JAVIER AGUSTÍN CEREZO SÁNCHEZ, JUAN MANUEL
HERNÁNDEZ BALLESTER, ANTONIO DUQUE EL AYACHI, FRANCISCO
HERNÁNDEZ MORERA, PABLO VICENTE GIL ORTIZ, LETICIA MARÍA
TOBAJAS GUERRERO, FÉLIX BERNARDO GUANCHE HERNÁNDEZ, MARIO DANIEL
VEGA FUENTES, EDUARDO GUERRA SANTANA, FRANCISCO JOSÉ
HERNÁNDEZ ACOSTA, LUIS MIGUEL
HERNÁNDEZ FERNÁNDEZ, PEDRO
MARRERO MARTÍN, MARGARITA LUISA
MEDINA HERNÁNDEZ, SELENIA MARÍA
MIRANDA GUILLÉN, DAVID SERAFÍN
MONAGAS MARTÍN, JORGE
MONTESDEOCA OJEDA, ENRIQUE
PÉREZ BÁEZ, ÓSCAR
PÉREZ CARBALLO, PEDRO FRANCISCO
PULIDO MEDINA, JESÚS RUBÉN
QUINTANA ALFONSO, AGUSTÍN
QUINTEIRO GONZÁLEZ, JOSÉ MARÍA
SANTANA QUINTANA, GABRIEL
SANTOS RUIZ, ROMAREY
VEGA MARTÍNEZ, AURELIO
Líneas de Investigación
L1. Verificación de Sistemas Integrados en Chip
Responsable: DE ARMAS SOSA, VALENTÍN
Resumen: L1: Verificación de sistemas integrados en chip La verificación de sistemas en chip es una de las tareas que consumen más tiempo del proceso de diseño. Esta línea se dedica a la investigación en la verificación de sistemas integrados basados en la metodología UVM (Universal Verification Methodology) Refs. 1, http://hdl.handle.net/10553/44972 2. http://hdl.handle.net/10553/46413 3.https://accedacris.ulpgc.es/cris/rp/rp00492/academicos.html 1. https://accedacris.ulpgc.es/cris/project/pj01667 2. https://accedacris.ulpgc.es/cris/project/pj02240
Summary: L1. Verification of integrated systems Verification of Systems-on-Chip is a time-consuming task in the design process. This research line is based on Universal Verification Methodology (UVM).
L2. Métodos de diseño de sistemas integrados en chip y sistemas empotrados industriales
Responsable: NÚÑEZ ORDÓÑEZ, ANTONIO
Resumen: L2: Métodos de diseño de sistemas integrados en chip y sistemas empotrados industriales. T1: Modelado e implementación de sistemas integrados en chip. La complejidad de los sistemas en chip SoC ha obligado a desarrollar modelos de descripción, codiseño hardware y software, y síntesis de alto nivel: niveles ESL y TLM. Estos modelos y flujos de diseño se basan en su mayor parte en estandarización en torno a esquemas derivados de C++ y SystemC como TLM. Las aplicaciones de mayor interés se encuentran en comunicaciones multimedia electrónicas por redes de telecomunicación inalámbricas y en comunicaciones de datos industriales en redes de sensores y redes industriales. T2: Sistemas empotrados en sistemas integrados en chip y sistemas industriales. Aborda la problemática del diseño hardware y software de sistemas empotrados de comunicaciones industriales, así como la gestión integrada de redes de control industrial en tiempo real. Se analizan, se estudian y se desarrollan soluciones optimizadas para su empleo en sistemas de interfaz con buses de campo basados en SOC, DSPs y en circuitos microcontroladores de propósito general. T3: Métodos de fabricación de sistemas electrónicos. La fabricación y test de los complejos sistemas electrónicos actuales que combinan circuitos impresos multicapa y diminutos dispositivos electrónicos con alto número de interconexiones (BGA, uBGA, CSP, QFN), requiere de las más modernas técnicas de diseño, montaje, soldadura y test de dispositivos. Se estudian, se analizan y se ensayan las distintas estrategias de soldadura, así como métodos de soldadura, con objeto de la reutilización selectiva de componentes electrónicos. Refs. 1. https://accedacris.ulpgc.es/cris/project/pj02643 2. https://accedacris.ulpgc.es/cris/project/pj01676 3. https://accedacris.ulpgc.es/cris/project/pj01774 1. http://hdl.handle.net/10553/76430 2. http://hdl.handle.net/10553/69276 3. http://hdl.handle.net/10553/70307
Summary: L2: Design methods for Systems on Chip SOC and industrial embedded systems. T1: Modeling and implementation of SoC. Design based on ESL flows, SystemC and TLM. Hardware-software co-design. Application to heterogeneous processors with specific accelerators, or data communications in industrial sensor networks. T2: Embedded systems and industrial systems. Industrial communications and real time SCADA systems. Interface systems with field buses based on SoC, DSPs and microcontrollers. T3: Electronic system manufacturing methods. BGA, uBGA, CSP, QFN and other advanced printed circuit board and MCM technologies require new techniques. Techniques are analysed and quantified using inspection and testing systems.
L3. Técnicas Avanzadas en Ciencia y Analítica de Datos en TI
Responsable: HERNÁNDEZ MORERA, PABLO VICENTE
Resumen: L3. Técnicas Avanzadas en Ciencia y Analítica de Datos en TI T1: Avances en Minería de datos. Técnicas para explorar, de forma automática o semiautomática, fuentes masivas de datos, con el objetivo de encontrar patrones repetitivos, tendencias o reglas que expliquen el comportamiento de los datos en un determinado contexto. Recolección, limpieza, almacenamiento y visualización de datos. T2: Avances en metodología de diseño de modelos para Machine Learning. Validación y mejora de modelos (tasas de error, matriz de confusión, curvas ROC). Clasificación y regresión con máquinas de vectores de soporte (SVM). Clustering y clasificadores con árboles de decisión. Construcción de modelos predictivos basados en redes neuronales. Sistemas de computación para datos masivos (herramientas en la nube). Clasificadores de imágenes (sistemas supervisados y no supervisados). T3: Avances en Aprendizaje Automático, Machine Learning, Deep Learning. ANN-MLP, CNN, RNN. Refs. 1. https://accedacris.ulpgc.es/cris/project/pj02611 2. http://hdl.handle.net/10553/46034 3. http://hdl.handle.net/10553/15152 1.http://hdl.handle.net/10553/106080 2. https://accedacris.ulpgc.es/cris/project/pj02240 3. https://accedacris.ulpgc.es/cris/project/pj01667
Summary: L3. Data Science and Analytics Advanced Techniques in IT. T1. Data mining. Big Data collection, exploration, pattern recognition and decision rules. Data preparation and processing, storage and visualization. T2: Advances in Modeling methodology for Machine Learning. Model Optimization, Classification, SVM non linear regression. Clustering and decision tree classifiers. Neural Networks for predictive modeling. Cloud computing and Image classifiers. T3: Advances in Statistical Learning, Machine Learning, Deep Learning. ANN-MLP, CNN, RNN.
L4. Sistemas Electrónicos para IoT
Responsable: TOBAJAS GUERRERO, FÉLIX BERNARDO
Resumen: L4. Sistemas Electrónicos para IoT. Nuevos estándares en infraestructuras y comunicaciones en IoT. Dispositivos para nodos IoT. Desarrollo de dispositivos IoT. Nuevas plataformas IoT. Refs. 1. https://accedacris.ulpgc.es/cris/project/pj02240 2. https://accedacris.ulpgc.es/cris/rp/rp00492/academicos.html +Sosa, J.; Montiel-Nelson, J.-A. Novel Deep-Water Tidal Meter for Offshore Aquaculture Infrastructures. Sensors 2022, 22, 5513. https://doi.org/10.3390/s22155513 +García-Montesdeoca, J.C.; Montiel-Nelson, J.A.; Sosa, J. High Gain, Low Noise and Power Transimpedance Amplifier Based on Second Generation Voltage Conveyor in 65 nm CMOS Technology. Sensors 2022, 22, 5997. https://doi.org/10.3390/s22165997 3. https://accedacris.ulpgc.es/cris/project/pj01667
Summary: L4. Electronic Systems for IoT. New infrastructure and communications standards. IoT devices for nodes. IoT device development. New IoT platforms.
L5. Operación de la red de distribución eléctrica
Responsable: VEGA FUENTES, EDUARDO
Resumen: Resumen: L5: Operación de la red de distribución eléctrica. Coordinación y optimización de tecnologías bajas en carbono y recursos energéticos distribuidos: generación distribuida, sistemas de almacenamiento y vehículos eléctricos (vehicle to grid, V2G). Flexibilidad en la red eléctrica. Gestión desde el lado de la demanda. Comunidades energéticas. Esquemas de participación de los prosumidores en el mercado eléctrico. Transacciones energéticas entre pares (peer to peer, P2P). Integración de sistemas energéticos múltiples. Reducción de emisiones de carbono. Huella de carbono. Microrredes. Control de dispositivos electrónicos de potencia (soft open points, SOP). Refs. https://accedacris.ulpgc.es/handle/10553/119192 https://accedacris.ulpgc.es/handle/10553/112121 https://accedacris.ulpgc.es/handle/10553/119192 https://accedacris.ulpgc.es/handle/10553/114849 https://accedacris.ulpgc.es/handle/10553/122261 https://accedacris.ulpgc.es/handle/10553/122262
Summary: Summary L5: Electricity distribution networks operation. Optimisation and coordinated operation of distribution networks with low carbon technologies (LCT) and distributed energy resources (DER): distributed generation (DG), battery energy storage systems (BESS) and electric vehicles considering vehicle to grid (V2G). Flexibility solutions for electricity grids. Demand side management. Local energy communities. Prosumers and electricity markets. Peer to peer energy trading. Low carbon flexible operation of multiple energy systems. Carbon footprint. Micronetworks. Reliability. Power electronics based solutions for modern power systems. Refs. https://accedacris.ulpgc.es/handle/10553/119192 https://accedacris.ulpgc.es/handle/10553/112121 https://accedacris.ulpgc.es/handle/10553/119192 https://accedacris.ulpgc.es/handle/10553/114849 https://accedacris.ulpgc.es/handle/10553/122261 https://accedacris.ulpgc.es/handle/10553/122262
Título Revista/Libro ISSN/ISBN Impacto Citas Año
PV Potential Assessment Platform WOS: 0, Scopus: 0 2023
TECHNICAL ECONOMIC STUDY: A Collective Photovoltaic Installation WOS: 0, Scopus: 0 2023
Earth-Moon Barycentre Excursions and Anomalous Quaternary Sea Level Highstands International Journal Of Geosciences 2156-8359 WOS: 0, Scopus: 0 2022
Market segmentation for P2P energy trading based on power flow tracing WOS: 0, Scopus: 0 2022
Multi-terminal phase-changing soft open point SDP modeling for imbalance mitigation in active distribution networks International Journal of Electrical Power and Energy Systems 0142-0615 JCR‑Q1; SJR‑Q1; SCIE WOS: 0, Scopus: 5 2022
Power flow tracing validation based on digital signal processing techniques Iet Conference Proceedings WOS: 0, Scopus: 0 2022
Regions of the human renal artery: histomorphometric analysis Anatomy and Cell Biology 2093-3665 SJR‑Q3; ESCI WOS: 0, Scopus: 0 2022
Modified Dragonfly Optimisation for Distributed Energy Mix in Distribution Networks Energies (Basel) 1996-1073 JCR‑Q3; SJR‑Q1; SCIE WOS: 0, Scopus: 3 2021
Transaction-Oriented Dynamic Power Flow Tracing for Distribution Networks - Definition and Implementation in GIS Environment IEEE Transactions on Smart Grid 1949-3053 JCR‑Q1; SJR‑Q1; SCIE WOS: 0, Scopus: 7 2021
A noninvasive postoperative clinical score to identify patients at risk for postoperative pulmonary complications: the Air-Test Score Minerva Anestesiologica 0375-9393 JCR‑Q3; SJR‑Q2; SCIE WOS: 0, Scopus: 0 2020
Geometric Modeling of Thermal Resistance in GaN HEMTs on Silicon IEEE Transactions on Electron Devices 0018-9383 JCR‑Q2; SJR‑Q1; SCIE WOS: 0, Scopus: 3 2020
Infrared Illumination and Subcutaneous Venous Network: Can it be of Help for the Study of CEAP C1 Limbs? European Journal of Vascular and Endovascular Surgery 1078-5884 JCR‑Q1; SJR‑Q1; SCIE WOS: 0, Scopus: 0 2020
Multi-criteria decision making monarch butterfly optimization for optimal distributed energy resources mix in distribution networks Applied Energy 0306-2619 JCR‑Q1; SJR‑Q1; SCIE WOS: 0, Scopus: 46 2020
New phase-changing soft open point and impacts on optimising unbalanced power distribution networks IET Generation, Transmission and Distribution 1751-8687 JCR‑Q2; SJR‑Q1; SCIE WOS: 0, Scopus: 17 2020
Deep packet inspection through virtual platforms using system-on-chip FPGAs WOS: 0, Scopus: 0 2019
Enhanced Electric Vehicle Integration in the UK Low-Voltage Networks With Distributed Phase Shifting Control IEEE Access 2169-3536 JCR‑Q1; SJR‑Q1; SCIE WOS: 12, Scopus: 21 2019
Temperature-Dependent Thermal Capacitance Characterization for SOI-MOSFETs IEEE Transactions on Electron Devices 0018-9383 JCR‑Q2; SJR‑Q1; SCIE WOS: 5, Scopus: 5 2019
An analysis of key process parameters for hybrid manufacturing by material extrusion and CNC machining Bio-design and manufacturing 2096-5524 ESCI WOS: 1, Scopus: 3 2018
DC gate leakage current model accounting for trapping effects in AlGaN/GaN HEMTs Electronics (Switzerland) 2079-9292 JCR‑Q3; SJR‑Q1; SCIE WOS: 7, Scopus: 9 2018
Genetic algorithm based control for unbalanced low voltage networks 2018 110Th Aeit International Annual Conference, Aeit 2018 WOS: 0, Scopus: 3 2018
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Numerical Simulation for DC Schottky Gate Leakage Current in AlGaN/GaN HEMTs Spanish Conference on Electron Devices 2163-4971 WOS: 0, Scopus: 0 2018
Super-resolution with selective filter based on adaptive window and variable macro-block size Journal of Real-Time Image Processing 1861-8200 JCR‑Q2; SJR‑Q2; SCIE WOS: 4, Scopus: 4 2018
A bark recognition algorithm for plant classification using a least square support vector machine 2016 Ninth International Conference On Contemporary Computing (Ic3) WOS: 4, Scopus: 7 2017
DC characteristics with substrate temperature for GaN on Si MOS-HEMTs Spanish Conference on Electron Devices 2163-4971 WOS: 0, Scopus: 0 2017
DC self-heating in GaN on Si MOS-HEMTs WOS: 0, Scopus: 0 2017
Electrothermal DC characterization of GaN on Si MOS-HEMTs Solid-State Electronics 0038-1101 JCR‑Q3; SJR‑Q2; SCIE WOS: 8, Scopus: 10 2017
Programmable SoC platform for deep packet inspection using enhanced Boyer-Moore algorithm 12th International Symposium on Reconfigurable Communication-Centric Systems-on-Chip, ReCoSoC 2017 - Proceedings WOS: 1, Scopus: 9 2017
Segmentation of elastic fibres in images of vessel wall sections stained with Weigert''s resorcin-fuchsin Computer Methods and Programs in Biomedicine 0169-2607 JCR‑Q1; SJR‑Q1; SCIE WOS: 8, Scopus: 9 2017
Underwater video enhancement using multi-camera super-resolution Optics Communications 0030-4018 JCR‑Q2; SJR‑Q1; SCIE WOS: 20, Scopus: 26 2017
Approach to super-resolution through the concept of multicamera imaging Recent Advances In Image And Video Coding WOS: 2, Scopus: 0 2016
CQMIH PLC simulator host-link communications protocol experience Proceedings of 2016 Technologies Applied to Electronics Teaching, TAEE 2016 WOS: 0, Scopus: 1 2016
Experiencias en el desarrollo de materiales didácticos interactivos del Grupo de Innovación Educativa Ingeniería de Fabricación WOS: 0, Scopus: 0 2016
Hardware platform for wide-area vehicular sensor networks with mobile nodes Vehicular Communications 2214-2096 JCR‑Q1; SJR‑Q1; SCIE WOS: 5, Scopus: 7 2016
Large-Signal DG-MOSFET Modelling for RFID Rectification Advances in Condensed Matter Physics 1687-8108 JCR‑Q4; SJR‑Q3; SCIE WOS: 0, Scopus: 1 2016
Physicochemical characterization of Theobroma cacao L. sweatings in Ecuadorian coast Emirates Journal of Food and Agriculture 2079-052X JCR‑Q3; SCIE WOS: 5, Scopus: 11 2016
Quantification and statistical analysis methods for vessel wall components from stained images with Masson''s trichrome PLoS ONE 1932-6203 JCR‑Q1; SJR‑Q1; SCIE WOS: 0, Scopus: 21 2016
Quantitative Modelling of Image Processing Algorithms for Hardware Implementation Proceedings (Conference on Design of Circuits and Integrated Systems) 2471-6170 WOS: 0, Scopus: 0 2016
A low complexity system based on multiple weighted decision trees for indoor localization Sensors (Switzerland) 1424-8220 JCR‑Q3; SJR‑Q1; SCIE WOS: 33, Scopus: 38 2015
DC SHEs on GaN HEMTs varying substrate material Spanish Conference on Electron Devices 2163-4971 WOS: 2, Scopus: 1 2015
Numerical simulation and compact modelling of AlGaN/GaN HEMTs with mitigation of self-heating effects by substrate materials Physica Status Solidi (A) Applications and Materials 1862-6300 JCR‑Q2; SJR‑Q2; SCIE WOS: 7, Scopus: 8 2015
Título Revista/Libro ISSN/ISBN Impacto Citas Año
N-well resistance modelling in Q-factor of doughnut-shaped PN varactors Solid-State Electronics 0038-1101 JCR‑Q2; SJR‑Q1; SCIE WOS: 0, Scopus: 0 2015
Super-resolution with adaptive macro-block topology applied to a multi-camera system IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SJR‑Q1; SCIE WOS: 4, Scopus: 5 2015
Variable size block-matching super-resolution applied to a multi-camera system Proceedings of ... IEEE International Symposium on Consumer Electronics 2158-3994 WOS: 0, Scopus: 0 2015
A two-phase design space exploration strategy for system-level real-time application mapping onto MPSoC Microprocessors and Microsystems 0141-9331 JCR‑Q4; SJR‑Q2; SCIE WOS: 14, Scopus: 22 2014
Archer: Corporate access control system and schedule management 4ta. Conferencia Iberoamericana en Sistemas, Cibernetica e Informatica, CISCI 2005, Memorias WOS: 0, Scopus: 0 2014
Combined comparison-regression method for assessment of CVR effects 2014 55th International Scientific Conference on Power and Electrical Engineering of Riga Technical University, RTUCON 2014 WOS: 0, Scopus: 2 2014
Design of a reconfigurable Li-Ion Battery Management System (BMS) Proceedings of XI Tecnologias Aplicadas a la Ensenanza de la Electronica (Technologies Applied to Electronics Teaching), TAEE 2014 WOS: 2, Scopus: 12 2014
Improving underwater video navigation systems using Georeferencing and Super-Resolution techniques Oceans. Conference Record 0197-7385 WOS: 0, Scopus: 0 2014
Optimization of non-uniform grid projection image super-resolution algorithms by reduced granularity and modified addressing WOS: 0, Scopus: 0 2014
Radiofrequency identification system for control of groups in common channel 4ta. Conferencia Iberoamericana en Sistemas, Cibernetica e Informatica, CISCI 2005, Memorias WOS: 0, Scopus: 0 2014
Spatial-temporal video enhancement using super-resolution from a multi-camera system Proceedings of ... IEEE International Symposium on Consumer Electronics 0747-668X WOS: 2, Scopus: 2 2014
Supporting students with special needs at university through peer mentoring IEEE Global Engineering Education Conference, EDUCON WOS: 1, Scopus: 3 2014
Video enhancement using spatial and temporal super-resolution from a multi-camera system IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SJR‑Q1; SCIE WOS: 13, Scopus: 12 2014
A system-level infrastructure for multidimensional mp-soc design space co-exploration Transactions on Embedded Computing Systems 1539-9087 JCR‑Q3; SJR‑Q3; SCIE WOS: 8, Scopus: 12 2013
Acciones tutoriales en asignaturas en el ámbito de la ciencia y la tecnología WOS: 0, Scopus: 0 2013
Computation time optimization in super-resolution applications Lecture Notes in Computer Science 0302-9743 SJR‑Q3 WOS: 0, Scopus: 0 2013
Contributions to visualization algorithm enabling GPU-accelerated image displaying for dual panel high dynamic range LCD display International Symposium on Image and Signal Processing and Analysis, ISPA WOS: 0, Scopus: 3 2013
Implementation of scalable video coding deblocking filter from high-level systemc description Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2013
Lossy hyperspectral image compression on a graphics processing unit: parallelization strategy and performance evaluation Journal of Applied Remote Sensing 1931-3195 JCR‑Q3; SJR‑Q2; SCIE WOS: 6, Scopus: 9 2013
Network-on-chip emulation framework for multimedia SoC development Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2013
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Rectennas design using DG-MOSFETs Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2013
Scalable video coding deblocking filter FPGA and ASIC implementation using high-level synthesis methodology Proceedings - 16th Euromicro Conference on Digital System Design, DSD 2013 WOS: 4, Scopus: 4 2013
Selective filter with adaptive size macroblock for super-resolution applications Proceedings of ... IEEE International Symposium on Consumer Electronics 2158-3994 WOS: 6, Scopus: 7 2013
Study of RFIDs with SOI technology for UWB Spanish Conference on Electron Devices 2163-4971 WOS: 1, Scopus: 0 2013
Tutoring actions based on learning portfolio for writing assignments in engineering Proceedings of 2013 IEEE International Conference on Teaching, Assessment and Learning for Engineering, TALE 2013 WOS: 0, Scopus: 0 2013
Video super resolution algorithm implemented on a low-cost NoC-based MPSoC platform 2013 International Conference on Reconfigurable Computing and FPGAs, ReConFig 2013 WOS: 1, Scopus: 2 2013
Wireless sensor network for wide-area high-mobility applications Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2013
Acciones Tutoriales a través de la Carpeta de Aprendizaje Aplicada a la Elaboración de Trabajos en el Ámbito de los Estudios de Ingeniería WOS: 0, Scopus: 0 2012
LugaReco: Mobile application for semantic recommendation of tourist points of interest using photographs 2012 IEEE International Conference on Pervasive Computing and Communications Workshops, PERCOM Workshops 2012 WOS: 0, Scopus: 1 2012
Using data mining and fingerprinting extension with device orientation information for WLAN efficient indoor location estimation International Conference on Wireless and Mobile Computing, Networking and Communications WOS: 0, Scopus: 8 2012
Wide range fully integrated VCO with new cells-based varactor International Journal of Electronics 0020-7217 JCR‑Q4; SJR‑Q3; SCIE WOS: 3, Scopus: 3 2012
A low memory requirements execution flow for the non-uniform grid projection super-resolution algorithm Proceedings - 2011 IEEE InternationalSymposium on Multimedia, ISM 2011 WOS: 0, Scopus: 1 2011
Circuit models for PN integrated varactors Proceedings of the 8th Spanish Conference on Electron Devices, CDE''2011 WOS: 0, Scopus: 0 2011
Clasificación de textos en lenguaje natural usando la Wikipedia RISTI: Revista Ibérica de Sistemas e Tecnologias de Informação 1646-9895 WOS: 0, Scopus: 0 2011
Closing the gap between software and hardware super-resolution image reconstruction: Provision of high-quality output Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 1, Scopus: 3 2011
Coupled varactor based on PN junction and accumulation MOS for RF applications Proceedings of the 8th Spanish Conference on Electron Devices, CDE''2011 WOS: 0, Scopus: 0 2011
Dynamically reconfigurable router for NoC congestion reduction Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2011
Effect of separation and depth of N+ diffusions in the quality factor and tuning range of PN varactors Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2011
Efficient FPGA implementation of a high-quality super-resolution algorithm with real-time performance IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SJR‑Q1; SCIE WOS: 18, Scopus: 21 2011
Evaluation of a peer Mentoring Program by Mentees after staying three years at the university 2011 IEEE Global Engineering Education Conference, EDUCON 2011 WOS: 0, Scopus: 0 2011
Título Revista/Libro ISSN/ISBN Impacto Citas Año
NoC emulation framework based on Arteris NoC Solution for multiprocessor System-on-Chip Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2011
Text classification in natural language using Wikipedia RISTI - Revista Iberica de Sistemas e Tecnologias de Informacao 1646-9895 WOS: 0, Scopus: 0 2011
Capacitive model for integrated PN varactors of cells with N+ buried layer Spanish Conference on Electron Devices 2163-4971 WOS: 3, Scopus: 4 2010
Medical diagnosis improvement through image quality enhancement based on super-resolution Proceedings - 13th Euromicro Conference on Digital System Design: Architectures, Methods and Tools, DSD 2010 WOS: 4, Scopus: 6 2010
NASA: A generic infrastructure for system-level MP-SoC design space exploration 2010 8th IEEE Workshop on Embedded Systems for Real-Time Multimedia, ESTIMedia''10 WOS: 0, Scopus: 37 2010
Recommendation system in an audio visual delivery platform WOS: 0, Scopus: 1 2010
A fully integrated single core VCO with a wide tuning range for DVB-H Microwave and Optical Technology Letters 0895-2477 JCR‑Q3; SCIE WOS: 3, Scopus: 3 2009
A novel real-time DSP-based video super-resolution system IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SCIE WOS: 15, Scopus: 17 2009
An agent oriented analysis and modeling of airborne capabilities for trajectory based operations AIAA/IEEE Digital Avionics Systems Conference - Proceedings WOS: 0, Scopus: 1 2009
Capacitance estimation of PN varactors based on unit cells Spanish Conference on Electron Devices 2163-4971 WOS: 0, Scopus: 1 2009
Equivalent circuit model for capacitances in PN varactors with buried channel Spanish Conference on Electron Devices 2163-4971 WOS: 1, Scopus: 2 2009
ESL flow for a hardware H.264/AVC decoder using TLM-2.0 and high level synthesis: a quantitative study Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 1, Scopus: 3 2009
Hardware implementation of a scheduler for high performance switches with Quality of Service support Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2009
Message from the program chairs 12th Euromicro Conference on Digital System Design: Architectures, Methods and Tools, DSD 2009 WOS: 0, Scopus: 0 2009
NoC generation of an optimal memory distribution for multimedia systems Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2009
Real-time application to multiprocessor-system-on-chip mapping strategy for system-level design tool Electronics letters 0013-5194 JCR‑Q3; SJR‑Q1; SCIE WOS: 3, Scopus: 4 2009
Real-time visual tracking system modelling in MPSoC using platform based design Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2009
Survey of reconfigurable architectures for multimedia applications Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 5, Scopus: 12 2009
Using partial reconfiguration for SoC design and implementation Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2009
A flexible template for H.264/AVC block matching motion estimation architectures IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SCIE WOS: 3, Scopus: 3 2008
Título Revista/Libro ISSN/ISBN Impacto Citas Año
A novel design approach for H.264/AVC motion estimation architectures Digest of Technical Papers - IEEE International Conference on Consumer Electronics 0747-668X WOS: 0, Scopus: 0 2008
A VCO with on chip tank for IEEE 802.11a Microwave and Optical Technology Letters 0895-2477 JCR‑Q3; SCIE WOS: 0, Scopus: 0 2008
Accurate planar spiral inductor simulations with a 2.5-D electromagnetic simulator International Journal of RF and Microwave Computer-Aided Engineering 1096-4290 JCR‑Q4; SCIE WOS: 1, Scopus: 1 2008
An efficient architecture for hardware implementation of H.264/AVC deblocking filtering Digest of Technical Papers - IEEE International Conference on Consumer Electronics 0747-668X WOS: 0, Scopus: 0 2008
An efficient double-filter hardware architecture for H.264/AVC deblocking filtering IEEE Transactions on Consumer Electronics 0098-3063 JCR‑Q2; SCIE WOS: 20, Scopus: 36 2008
Design of an air-air negotiation protocol to reorder aircraft Arrivals Sequence AIAA/IEEE Digital Avionics Systems Conference - Proceedings WOS: 0, Scopus: 3 2008
Design space exploration and performance analysis for the modular design of CVS in a heterogeneous MPSoC Proceedings - 2008 International Conference on Reconfigurable Computing and FPGAs, ReConFig 2008 WOS: 0, Scopus: 5 2008
GMDS: Hardware implementation of novel real output queuing architecture WOS: 1, Scopus: 2 2008
Grouped approach for the design of H.264/AVC motion estimation architectures ETRI Journal 1225-6463 JCR‑Q2; SCIE WOS: 1, Scopus: 1 2008
Immunomodulatory effects of the intake of fermented milk with Lactobacillus casei DN114001 in lactating mothers and their children British Journal of Nutrition 0007-1145 JCR‑Q2; SCIE WOS: 42, Scopus: 53 2008
Imodel: A novel tool for high-performance inductor selection Microwave Journal 0192-6225 JCR‑Q3; SCIE WOS: 1, Scopus: 1 2008
Towards the use of super-resolution in biomedical systems-on-chip WMSCI 2008 - The 12th World Multi-Conference on Systemics, Cybernetics and Informatics, Jointly with the 14th International Conference on Information Systems Analysis and Synthesis, ISAS 2008 - Proc. WOS: 0, Scopus: 0 2008
A fully integrated VCO with a wide tuning range for DVB-H Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2007
A novel high performance architecture for H.264/AVC deblocking filtering ETRI Journal 1225-6463 JCR‑Q2; SCIE WOS: 2, Scopus: 3 2007
A physical-based method for parameter extraction of on-chip spiral inductor 2007 Spanish Conference on Electron Devices, Proceedings WOS: 2, Scopus: 3 2007
A study of stacked and miniature 3-D inductor performance for radio frequency integrated circuit design Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2007
A 3-10 GHz ultrawideband SiGe LNA with wideband LC matching network Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2007
An analytical model of electric substrate losses for planar spiral inductors on silicon IEEE Transactions on Electron Devices 0018-9383 JCR‑Q1; SCIE WOS: 24, Scopus: 35 2007
Caracterización eléctrica de transistores basados en nitruros Vector Plus 1134-5306 WOS: 0, Scopus: 0 2007
Embedded systems for portable and mobile video platforms Eurasip Journal of Embedded Systems 1687-3955 WOS: 0, Scopus: 0 2007
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Implementation of a parametrizable router architecture for Networks-on-Chip (NoC) with Quality of Service (QoS) support Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2007
Improved tolerance to operation temperature in ¿-doped inverted HFETs Semiconductor Science and Technology 0268-1242 JCR‑Q1; SCIE WOS: 1, Scopus: 1 2007
Infectious pancreatic necrosis virus suppresses type I interferon signalling in rainbow trout gonad cell line but not in Atlantic salmon macrophages Fish and Shellfish Immunology 1050-4648 JCR‑Q1; SCIE WOS: 65, Scopus: 69 2007
Influence of gate geometry in integrated MOS varactors on accumulation mode for RF 2007 Spanish Conference on Electron Devices, Proceedings WOS: 1, Scopus: 1 2007
Influence of the diffusion geometry on PN Integrated Varactors Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2007
MPEG-4 ASP SoC receiver with novel image enhancement techniques for DAB networks Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2007
Técnicas de súper-resolución para la mejora de secuencias de vídeo comprimido Vector Plus 1134-5306 WOS: 0, Scopus: 0 2007
Towards a configurable SoC MPEG-4 advanced simple profile decoder IET Computers and Digital Techniques 1751-8601 SCIE WOS: 1, Scopus: 2 2007
Variable length packet scheduler algorithm with QoS support Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2007
A low power 2.5 Gbps 1:32 deserializer in SiGe BiCMOS technology WOS: 0, Scopus: 6 2006
A unified system-level modeling and simulation environment for MPSoC design: MPEG-4 decoder case study Proceedings -Design, Automation and Test in Europe, DATE WOS: 5, Scopus: 20 2006
A 900 MHz multiphase LC oscillator with sinusoidal outputs in SiGe technology Proceedings of the IEEE International Conference on Electronics, Circuits, and Systems WOS: 0, Scopus: 0 2006
Advances in video coding for hand-held device implementation in networked electronic media Journal of Real-Time Image Processing 1861-8200 SCIE WOS: 2, Scopus: 2 2006
Device Management, un paso más en la convergencia de móviles y ordenadores Anales de mecánica y electricidad 0003-2506 WOS: 0, Scopus: 0 2006
Low-cost super-resolution algorithms implementation over a HW/SW video compression platform Eurasip Journal on Applied Signal Processing 1110-8657 JCR‑Q3 WOS: 6, Scopus: 10 2006
VIPACES, verification interface primitives for the development of AXI compliant elements and systems Proceedings of the 9th EUROMICRO Conference on Digital System Design: Architectures, Methods and Tools, DSD 2006 WOS: 0, Scopus: 1 2006
A fully integrated low-noise amplifier in SiGe 0.35 ¿m technology for 802.11a WIFI applications Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2005
A Gigabit Multidrop Serial Backplane for High-Speed Digital Systems Based on Asymmetrical Power Splitter IEEE Transactions on Circuits and Systems II: Express Briefs 1549-7747 SCIE WOS: 10, Scopus: 12 2005
A multicast Inter-Task Communication Protocol for embedded multiprocessor systems CODES+ISSS 2005 - International Conference on Hardware/Software Codesign and System Synthesis WOS: 1, Scopus: 6 2005
A novel gigabit multidrop serial link for high-speed digital systems Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2005
Título Revista/Libro ISSN/ISBN Impacto Citas Año
A quarter pixel precision motion estimation architecture for H.264/AVC video coding Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2005
Analytical models for PN cross varactors 2005 Spanish Conference on Electron Devices, Proceedings WOS: 1, Scopus: 1 2005
Design and modelling of an on silicon spiral inductor library using improved EM simulations Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2005
Efficient method to obtain the entire active area against circuit delay time trade-off curve in gate sizing IEE Proceedings: Circuits, Devices and Systems 1350-2409 JCR‑Q3 WOS: 4, Scopus: 5 2005
Evaluation of architectures for an ASP MPEG-4 decoder using a system-level design methodology Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2005
Experimental gigabit multidrop serial backplane for high speed digital systems Proceedings - IEEE International Symposium on Circuits and Systems 0271-4310 WOS: 2, Scopus: 3 2005
Improving online banking security with hardware devices Proceedings - International Carnahan Conference on Security Technology 1071-6572 WOS: 4, Scopus: 6 2005
Low cost efficient architecture for H.264 motion estimation Proceedings - IEEE International Symposium on Circuits and Systems 0271-4310 WOS: 10, Scopus: 16 2005
Low-cost implementation of a super-resolution algorithm for real-time video applications Proceedings - IEEE International Symposium on Circuits and Systems 0271-4310 WOS: 7, Scopus: 9 2005
Practical considerations for real-time super-resolution implementation techniques over video coding platforms Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 1, Scopus: 1 2005
Real-time super-resolution over raw video sequences Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 2, Scopus: 5 2005
Reliability verification in a measurement system of integrated varactors for RF applications IEEE Latin America Transactions 1548-0992 SCIE WOS: 0, Scopus: 4 2005
Characterization of extrinsic resistances in temperature behaviour modelling of InGaAs MODFETs Semiconductor Science and Technology 0268-1242 JCR‑Q1; SCIE WOS: 3, Scopus: 3 2004
Inductores integrados planos sobre tecnologías de silicio Vector Plus 1134-5306 WOS: 0, Scopus: 0 2004
Prácticas de circuitos analógicos WOS: 0, Scopus: 0 2004
Split-engine packet classification: A novel approach to multi-field packet classification on high performance routers with QoS Support WOS: 0, Scopus: 0 2004
A core for ambient and mobile intelligent imaging applications Proceedings - IEEE International Conference on Multimedia and Expo WOS: 0, Scopus: 7 2003
A practical high-level methodology case study: Implementation of an ATM over SDH transceiver from the system specification Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
A scalable single-chip multi-processor architecture with on-chip RTOS kernel Journal of Systems Architecture 1383-7621 JCR‑Q4; SCIE WOS: 4, Scopus: 9 2003
Cell scheduling for VOQ switches with different strict priority levels Electronics letters 0013-5194 JCR‑Q2; SJR‑Q1; SCIE WOS: 1, Scopus: 1 2003
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Empirical model of the metal losses in integrated inductors Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
High-speed clock recovery unit based on a phase aligner Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
Integrated inductors modeling for library development and layout generation Analog Integrated Circuits and Signal Processing 0925-1030 JCR‑Q4; SCIE WOS: 7, Scopus: 9 2003
Low-cost and real-time super-resolution over a video encoder IP Proceedings - International Symposium on Quality Electronic Design, ISQED WOS: 6, Scopus: 12 2003
Mapping of real-time and low-cost super-resolution algorithms onto a hybrid video encoder Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 2, Scopus: 4 2003
Personal digital signer for Internet banking WOS: 0, Scopus: 1 2003
PN junction integrated varactors for RF applications at different standard frequencies 2003 Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems - Digest of Papers WOS: 0, Scopus: 9 2003
Pocket device for authentication and data integrity on Internet banking applications WOS: 1, Scopus: 1 2003
Signalling in the heterogeneous architecture multiprocessor paradigm Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
Some experiences using system-on-chip buses Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
Temperature in HFETs when operating in DC Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2003
Transmisión de datos WOS: 0, Scopus: 0 2003
A low-cost implementation of super-resolution based on a video encoder IECON Proceedings (Industrial Electronics Conference) WOS: 8, Scopus: 16 2002
A novel geometry for circular series connected multilevel inductors for CMOS RF integrated circuits IEEE Transactions on Electron Devices 0018-9383 JCR‑Q1; SCIE WOS: 5, Scopus: 7 2002
ATM over SDH: Design of a STM-16c transceiver using GaAs technology Microelectronics 0026-2692 JCR‑Q3; SCIE WOS: 0, Scopus: 0 2002
Differential current mode serial link for 2 Gb/s in GaAs technology Microelectronics 0026-2692 JCR‑Q3; SCIE WOS: 0, Scopus: 0 2002
Integrated inductors modeling and tools for automatic selection and layout generation Proceeding Of The 2002 3Rd International Symposium On Quality Electronic Design WOS: 2, Scopus: 8 2002
Models and tools for CMOS integrated inductors Analog Integrated Circuits and Signal Processing 0925-1030 JCR‑Q4; SCIE WOS: 5, Scopus: 8 2002
Morphological processor for real-time image applications Microelectronics 0026-2692 JCR‑Q3; SCIE WOS: 10, Scopus: 10 2002
On silicon integrated inductor library design for wireless applications IECON Proceedings (Industrial Electronics Conference) WOS: 1, Scopus: 2 2002
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Potencia máxima de un haz láser pulsante para la caracterización del arseniuro de galio  Vector Plus 1134-5306 WOS: 0, Scopus: 0 2002
Power model for DCFL family Electronics letters 0013-5194 SJR‑Q1; SCIE WOS: 0, Scopus: 0 2002
Round-trip delay effect on iterative request-grant-accept scheduling algorithms for virtual output queue switches Globecom (2003) 1930-529X WOS: 9, Scopus: 10 2002
Sociedad de la información: Bases de un nuevo diálogo entre ciencia, tecnología, filosofía y teología en el s. XXI Almogaren (Las Palmas de Gran Canaria) 1695-2669 WOS: 0, Scopus: 0 2002
Static simulation of pseudomorphic heterostructure FETs at medium/high temperatures Semiconductor Science and Technology 0268-1242 JCR‑Q1; SCIE WOS: 2, Scopus: 2 2002
VLSI video processing elements for real time applications IECON Proceedings (Industrial Electronics Conference) WOS: 0, Scopus: 0 2002
A compact layout technique for reducing switching current effects in high speed circuits Proceedings (International Symposium on Quality Electronic Design) 1948-3287 WOS: 0, Scopus: 1 2001
A compact layout technique to minimize high frequency switching effects in high speed circuits Materials Research Society Symposium - Proceedings 0272-9172 WOS: 0, Scopus: 0 2001
Differential current mode I/O pads for 2 Gb/s in gallium arsenide Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 0 2001
Gallium arsenide multiplierless filter bank for two dimensional discrete wavelet transform (2D-DWT) computation Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 1, Scopus: 2 2001
Mathematical model for a multiread anticollision protocol WOS: 12, Scopus: 19 2001
Morphological processor for image applications and its implementation using GaAs technology Proceedings of SPIE - The International Society for Optical Engineering 0277-786X WOS: 0, Scopus: 1 2001
Programación de computadores [Archivo de ordenador]: problemas WOS: 0, Scopus: 0 2001
Quality Factor Model for Integrated Inductors in CMOS Technology WOS: 0, Scopus: 0 2001
Quantitative study of the impact of design and synthesis options on processor core performance IEEE Transactions on Very Large Scale Integration (VLSI) Systems 1063-8210 JCR‑Q2; SCIE WOS: 5, Scopus: 11 2001
A single phase latch for high speed GaAs domino circuits Proceedings -Design, Automation and Test in Europe, DATE WOS: 0, Scopus: 0 2000
Aproximación a la simulación de un sistema de telefonía móvil celular WOS: 0, Scopus: 0 2000
Optimization of the delta-doped layer in P-HFETs at medium/high temperatures Semiconductor Science and Technology 0268-1242 JCR‑Q1; SCIE WOS: 4, Scopus: 0 2000
Optimization of the ¿-doped layer in P-HFETs at medium/high temperatures Semiconductor Science and Technology 0268-1242 JCR‑Q1; SCIE WOS: 0, Scopus: 4 2000
Synthesis experiments and performance metrics for evaluating the quality of IP blocks and megacells Proceedings - International Symposium on Quality Electronic Design, ISQED WOS: 0, Scopus: 4 2000
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Viral attack to internet banking applications IEEE Aerospace and Electronic Systems Magazine 0885-8985 JCR‑Q3; SCIE WOS: 2, Scopus: 4 2000
Design of efficient SPARC cores for embedded systems Conference Proceedings of the EUROMICRO 1089-6503 WOS: 0, Scopus: 4 1999
Flexible design of SPARC cores: A quantitative study Hardware/Software Codesign - Proceedings of the International Workshop WOS: 5, Scopus: 6 1999
High speed GaAs subsystem design using feed through logic Proceedings - Design, Automation, and Test in Europe Conference and Exhibition 1530-1591 WOS: 0, Scopus: 2 1999
Low power techniques for digital GaAs VLSI Proceedings of the IEEE Great Lakes Symposium on VLSI 1066-1395 WOS: 0, Scopus: 0 1999
Metodología para la simulación de redes de Petri de alto nivel temporizadas [Microforma] WOS: 0, Scopus: 0 1999
A cell and macrocell compiler for GaAs VLSI full-custom design Proceedings -Design, Automation and Test in Europe, DATE WOS: 3, Scopus: 5 1998
A CORDIC processor for FFT computation and its implementation using gallium arsenide technology IEEE Transactions on Very Large Scale Integration (VLSI) Systems 1063-8210 JCR‑Q1; SCIE WOS: 7, Scopus: 13 1998
Investigación y desarrollo WOS: 0, Scopus: 0 1998
Modelling of low power cw laser beam heating effects on a GaAs substrate Solid-State Electronics 0038-1101 JCR‑Q1; SCIE WOS: 7, Scopus: 7 1998
OLYMPO: A GaAs compiler for VLSI design Proceedings of the IEEE International Conference on Electronics, Circuits, and Systems WOS: 0, Scopus: 2 1998
Pipelined GaAs carry lookahead adder Electronics letters 0013-5194 JCR‑Q1; SCIE WOS: 3, Scopus: 3 1998
Telecomunicaciones WOS: 0, Scopus: 0 1998
600 MHz 2D-DCT processor for MPEG applications Conference Record of the Asilomar Conference on Signals, Systems and Computers 1058-6393 WOS: 0, Scopus: 6 1998
GaAs ICs for 10 Gb/s ATM switching IEEE Gallium Arsenide Integrated Circuit Symposium WOS: 0, Scopus: 0 1997
GaAs pseudodynamic latched logic for high performance processor cores IEEE Journal of Solid-State Circuits 0018-9200 JCR‑Q1; SCIE WOS: 5, Scopus: 7 1997
Influence of temperature and ¿-doped layer concentration on P-HFETs International Symposium on IC Technology, Systems and Applications WOS: 0, Scopus: 1 1997
Noise margin enhancement in GaAs ROM''s using current mode losic IEEE Journal of Solid-State Circuits 0018-9200 JCR‑Q1; SCIE WOS: 0, Scopus: 2 1997
Algoritmo para la simulación paralela de redes de petri temporizadas Vector Plus 1134-5306 WOS: 0, Scopus: 0 1996
Design methodology for implementation of very fast arithmetic primitives using quantum well HEMT technology Proceedings - IEEE Convention of Electrical & Electronics Engineers in Israel WOS: 0, Scopus: 0 1996
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Gallium arsenide pseudo-dynamic latched logic Electronics letters 0013-5194 SCIE WOS: 3, Scopus: 5 1996
High performance GaAs pseudo dynamic class of logic Proceedings of the Annual IEEE International ASIC Conference and Exhibit WOS: 1, Scopus: 1 1996
Gallium arsenide MESFET memory architectures Records of the IEEE International Workshop on Memory Technology, Design and Testing WOS: 0, Scopus: 1 1995
Compilación de células en tecnología GaAs WOS: 0, Scopus: 0 1994
Estrategia de dimensionado para matrices de memorias ROM en Arseniuro de galio WOS: 0, Scopus: 0 1994
Realización de un procesador FFT en tecnología GaAs WOS: 0, Scopus: 0 1994
Unidad artimético lógica de la arquitectura SPARC a 300 MHz WOS: 0, Scopus: 0 1994
An empirical model to estimate power consumption in GaAs DCFL/SDCFL circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 1 1993
An OCCAM circle generator program implemented in VLSI Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1993
Gastim - A Timing Analyzer For Gaas Digital Circuits Euro-Dac 93 - European Design Automation Conference With Euro-Vhdl 93 : Proceedings WOS: 0, Scopus: 0 1993
GASTIM: Un analizador temporal para circuitos digitales en GaAs WOS: 0, Scopus: 0 1993
Integer and control units for a GaAs 32-bit RISC processor Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1993
Letter from the short notes editors, Euromicro ''92 Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1993
Multiobjective optimization using analytical models of GaAs high-speed digital circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1993
Procesador FFT, parte I: sección de control WOS: 0, Scopus: 0 1993
Procesador FFT, parte II: sección de procesamiento basada en CORDIC WOS: 0, Scopus: 0 1993
Tecnología H-GaAs II de Vitesse: especificaciones y reflexiones WOS: 0, Scopus: 0 1993
Timing analysis for DCFL/SDCFL VLSI circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1993
Compilación y realización de una versión con células estándares del TMS32010 WOS: 0, Scopus: 0 1992
Creación de un entorno de diseño full-custom en Cadence/Edge para tecnología GaAs WOS: 0, Scopus: 0 1992
Título Revista/Libro ISSN/ISBN Impacto Citas Año
Diseño de un procesador RISC en Tecnologías GaAs WOS: 0, Scopus: 0 1992
Estimación de la potencia disipada en circuitos digitales DCFL/SDCFL WOS: 0, Scopus: 0 1992
High-Speed Primitives Of Hardware Accelerators For Dsp In Gaas Technology IEE Proceedings, Part G: Circuits, Devices and Systems 0956-3768 WOS: 7, Scopus: 0 1992
Modelo analítico de la respuesta transitoria de puertas DCFL WOS: 0, Scopus: 0 1992
Timimg model for SDCFL digital circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 1 1992
Timing Model For Sdcfl Digital Circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1992
Accurate extraction of interconnect capacitances by adaptive mixed F.E.M Microprocessing and Microprogramming 0165-6074 WOS: 1, Scopus: 1 1991
Architectural Synthesis Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1991
Diseño y optimización de sumadores en tecnología GaAs WOS: 0, Scopus: 0 1991
Modelo para análisis temporal de circuitos digitales SDCFL WOS: 0, Scopus: 0 1991
Speed-area-power optimization for DCFL and SDCFL class of logic using ring notation Microprocessing and Microprogramming 0165-6074 WOS: 7, Scopus: 10 1991
Microprogramming Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1989
MVM: A GaAs microprocessor for critical real-time applications Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 0 1989
Some results in GaAs processor design using LSI integrated circuits Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 1 1989
A survey of GaAs computer designs Microprocessing and Microprogramming 0165-6074 WOS: 0, Scopus: 1 1987
Sedimentología de las facies detríticas de la unidad intermedia del Mioceno al sur y este de Madrid Estudios Geologicos 0367-0449 SCIE WOS: 0, Scopus: 0 1985
Título Autor Director/es F.lectura
APORTACIONES A LA CARACTERIZACIÓN ELECTRO-TÉRMICA DE FETs DE AlGaN/GaN CON TECNOLOGÍAS AVANZADAS RODRÍGUEZ DEL ROSARIO, RAÚL GONZÁLEZ PÉREZ, BENITO
GARCÍA GARCÍA, JAVIER AGUSTÍN
NÚÑEZ ORDÓÑEZ, ANTONIO
18-09-2017
"CONTRIBUTIONS TO NON-ITERATIVE SUPER-RESOLUTION ALGORITHMS ENABLING EFFICIENT REAL-TIME FPGA IMPLEMENTATION FOR RESOLUTION ENHANCEMENT OF VIDEO SEQUENCES" SZYDZIK , TOMASZ MARCIN NÚÑEZ ORDÓÑEZ, ANTONIO
MARRERO CALLICÓ, GUSTAVO IVÁN
10-02-2016
APORTACIONES A LA METODOLOGÍA DE DISEÑO BASADA EN SÍNTESIS DE ALTO NIVEL. APLICACIONES AL DISEÑO DE IPs PARA PROCESADO DE EVENTOS COMPLEJOS Y CODIFICACIÓN DE VÍDEO. PÉREZ CARBALLO, PEDRO FRANCISCO NÚÑEZ ORDÓÑEZ, ANTONIO 10-02-2016
APLICACIÓN DEL ANÁLISIS DIGITAL DE IMÁGENES AL ESTUDIO DE LA PARED DE VENAS PROCEDENTES DE PACIENTES CON INSUFICIENCIA VENOSA CASTAÑO GONZÁLEZ, IRENE ORTEGA SANTANA, FRANCISCO CÁNDIDO
MOMPEÓ CORREDERA, BLANCA ROSA
HERNÁNDEZ MORERA, PABLO VICENTE
15-12-2015
"CONTRIBUCIONES AL PROCESO DE SÚPER-RESOLUCIÓN MEDIANTE TÉCNICAS DE FILTROS SELECTIVOS, TOPOLOGÍA DE MACRO-BLOQUES ADAPTABLE Y SISTEMAS MULTI-CÁMARA" QUEVEDO GUTIÉRREZ, EDUARDO GREGORIO MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
12-06-2015
ESTRATEGIA DE CONDUCCIÓN ÓPTIMA DE LOS SISTEMAS ELÉCTRICOS COMPETITIVOS BASADA EN SISTEMAS DE TELECONTROL VEGA FUENTES, EDUARDO VEGA MARTÍNEZ, AURELIO
NÚÑEZ ORDÓÑEZ, ANTONIO
27-02-2015
SIGMA-DELTA ( )FREQUENCY SYNTHESIZER FOR DVB-SH. PULIDO MEDINA, JESÚS RUBÉN DEL PINO SUÁREZ, FRANCISCO JAVIER
LALCHAND KHEMCHANDANI, SUNIL
HERNÁNDEZ BALLESTER, ANTONIO
28-06-2013
DESING OF RADIO FREQUENCY INTEGRATED CIRCUITS FOR ULTRA WIDE BAND COMMUNICATIONS. DÍAZ ORTEGA, ROBERTO DEL PINO SUÁREZ, FRANCISCO JAVIER
LALCHAND KHEMCHANDANI, SUNIL
HERNÁNDEZ BALLESTER, ANTONIO
20-07-2012
APORTACIONES AL DISEÑO DE VARACTORES INTEGRADOS EN TECNOLOGÍAS DE BAJO COSTE PARA APLICACIONES EN RADIOFRECUENCIA. MARRERO MARTÍN, MARGARITA LUISA GARCÍA GARCÍA, JAVIER AGUSTÍN
GONZÁLEZ PÉREZ, BENITO
16-07-2012
SYSTEM LEVEL DESIGN SPACE EXPLORATION FOR MPSOC: METHODS, ALGORITHMS AND NEW INFRASTRUCTURE. JIA LI, ZAI JIAN NÚÑEZ ORDÓÑEZ, ANTONIO
BAUTISTA DELGADO, TOMÁS
25-01-2010
CONTRIBUCIONES A LA PLANIFICACIÓN DE TRÁFICO CON SOPORTE DE QoS Y PAQUETES DE LONGITUD VARIABLE EN CONMUTADORES CON COLAS REALES DE SALIDA. ARTEAGA MESA, RUBÉN PASCUAL SARMIENTO RODRÍGUEZ, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-11-2008
DISEÑO DE CIRCUITOS INTEGRADOS DE RF PARA UN RECEPTOR WLAN EN LA BANDA DE 5 GHZ SOBRE UNA TECNOLOGÍA DE SILICIO DE BAJO COSTE. LALCHAND KHEMCHANDANI, SUNIL DEL PINO SUÁREZ, FRANCISCO JAVIER
HERNÁNDEZ BALLESTER, ANTONIO
04-05-2007
APORTACIONES AL DISEÑO, SIMULACIÓN, CARACTERIZACIÓN Y MODELADO DE INDUCTORES INTEGRADOS SOBRE SILICIO. GOÑI ITURRI, AMAYA HERNÁNDEZ BALLESTER, ANTONIO
DEL PINO SUÁREZ, FRANCISCO JAVIER
24-04-2007
MEJORA DE LA CALIDAD EN IMAGEN ESTÁTICA Y VIDEO BASADA EN SÚPER- RESOLUCIÓN CON PRESTACIONES DE TIEMPO REAL Y BAJO COSTE MEDIANTE CODIFICACIÓN HÍBRIDA MARRERO CALLICÓ, GUSTAVO IVÁN NÚÑEZ ORDÓÑEZ, ANTONIO 08-07-2003
MODELADO Y APLICACIONES DE INDUCTORES INTEGRADOS EN TECNOLOGÍAS DE SILICIO PINO SUÁREZ, FRANCISCO JAVIER DEL HERNÁNDEZ BALLESTER, ANTONIO
SENDRA SENDRA, JOSÉ RAMÓN
21-06-2002
ANÁLISIS DE LA SEGURIDAD EN LOS SISTEMAS DE BANCA ELECTRÓNICOS Y PROPUESTA DE SOLUCIONES PUENTE ARRATE, FERNANDO DE LA SANDOVAL GONZÁLEZ, JUAN DOMINGO
HERNÁNDEZ MORERA, PABLO VICENTE
01-02-2002
MODELO TEMPORAL Y DE POTENCIA DISIPADA BASADO EN ANÁLISIS DE SENSIBILIDAD GARCÍA GARCÍA, JAVIER AGUSTÍN HERNÁNDEZ BALLESTER, ANTONIO 15-12-2001
APORTACIONES AL ESTUDIO DE LA RESPUESTA CON LA TEMPERATURA DE LOS HFETS EN CONTINUA GONZÁLEZ PÉREZ, BENITO HERNÁNDEZ BALLESTER, ANTONIO 30-06-2001
"MODELADO Y GENERACIÓN FLEXIBLE DE NÚCLEOS DE PROCESADOR SPARC PARA APLICACIONES ESPECÍFICAS". BAUTISTA DELGADO, TOMÁS NÚÑEZ ORDÓÑEZ, ANTONIO 02-07-1999
Tipo Título Autor Director/es F.lectura
TFG INSTALACIÓN DE FOTOVOLTAICA PARA AUTOCONSUMO EN BAJA TENSIÓN Y CONTRAINCENDIOS EN UNA NAVE INDUSTRIAL MARTÍN CORREA, FABIO MAZORRA AGUIAR, LUIS
VEGA FUENTES, EDUARDO
27-07-2023
TFG AUDITORÍA ENERGÉTICA DEL CONSUMO ELÉCTRICO TIPO RESIDENCIAL ACEVEDO ORIHUELA, EDUARDO MAZORRA AGUIAR, LUIS
VEGA FUENTES, EDUARDO
28-06-2023
TFG DESARROLLO DE UNA PLATAFORMA DE BAJO COSTE PARA EL RECONOCIMIENTO DE GESTOS BASADO EN ELECTROMIOGRAFÍA CASTRO VEGA, LAURA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
27-07-2022
TFG ESTUDIO DE LA IMAGEN CORPORATIVA Y REDISEÑO DE LA IDENTIDAD VISUAL CORPORATIVA DE LA ESCUELA DE INGENIERÍA DE TELECOMUNICACIONES Y ELECTRÓNICA DE LA ULPGC. MORENO GIL, SILVIA BORDES DE SANTA ANA, IGNACIO
TOBAJAS GUERRERO, FÉLIX BERNARDO
27-07-2022
TFG DISEÑO DE UN TESTBENCH UVM INTEGRANDO IP DE VERIFICACIÓN MENTOR GRAPHICS Y UN IP PROPIO, CONFIGURABLE Y CON SOPORTE DE COBERTURA BAUTE TRUJILLO, DANIEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
25-07-2022
TFG DISEÑO DE UN TESTBENCH UVM CON IP DE VERIFICACION DE REACTIVOS PARA LA VERIFICACION DE UN PROCESADOR SIMDB BASICO DÍAZ LÓPEZ, ALEXIS TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
18-07-2022
TFG DESARROLLO DE UNA LIBRERIA DE SECUENCIAS UVM PARA LA VERIFICACION DE UN MODULO CROSSBAR CON INTERFAZ AXI-4 USANDO IP DE VERIFICACION DE MENTOR GRAPHICS QUEVEDO RODRÍGUEZ, MIGUEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
17-06-2022
TFG DESARROLLO DE UNA PLATAFORMA PARA RECONOCIMIENTO DE GESTOS BASADA EN TENSOR FLOW LITE SOBRE EL DISPOSITIVO IOT ARGON DE PARTICLE REAL RUEDA, TOMÁS DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
15-09-2021
TFM PLATAFORMA PARA LA INTERPRETACIÓN DEL ALFABETO DACTILOLÓGICO DE LA LENGUA DE SIGNOS ESPAÑOLA BASADA EN EL DISPOSITIVO MYO ARMBAND VIERA BETANCOR, CARLOS SANTIAGO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
13-09-2021
TFG DESARROLLO DE UN TESTBENCH UVM INTEGRANDO IP DE VERIFICACION DE MENTOR GRAPHICS (QVIP) MORENO FLORIDO, ÁLVARO JOSÉ DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-07-2021
TFG DESARROLLO DE UN DISPOSITIVO CENTRAL/PERIPHERAL BLE 5 PARA APLICACIONES DE IOT BASADO EN LA PLACA SPARKFUN ARTEMIS THING PLUS FERNÁNDEZ HEREDERO, JORGE DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
29-07-2021
TFM DISEÑO E IMPLEMENTACIÓN DE LA CARGA ÚTIL Y DEL SUBSISTEMA DE ELECTRÓNICA DE ALTA POTENCIA DEL NANOSATÉLITE TEIDESAT-I HERNÁNDEZ CABRERA, JUAN FRANCISCO GÓMEZ DÉNIZ, LUIS
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-10-2020
TFM DESARROLLO DE UNA PLATAFORMA HW/SW BASADA EN LAS TECNOLOGIAS VLC, BLE Y LORA/LORAWAN PARA APLICACIONES IOT GONZÁLEZ ÁLVAREZ, LUIS DE ARMAS SOSA, VALENTÍN
RABADÁN BORGES, JOSÉ ALBERTO
24-03-2020
TFM RECONOCIMIENTO DEL ALFABETO DACTILOLÓGICO DE LA LENGUA DE SIGNOS BASADOS EN EL DISPOSITIVO LEAP MOTION NARANJO GARCÍA, GILBERTO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
20-12-2019
TFM ACELERACIÓN HARDWARE DE CLASIFICACIÓN DE TRÁFICO TCP/IP CIFRADO MEDIANTE TÉCNICAS DE MACHINE LEARNING PICALLO MARTÍNEZ, SAMUEL PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
19-11-2019
TFM INTEGRACION DE LA PLACA SENSORA THUNDERBOARD SENSE 2 EN APLICACIONES DE IOT PIÑAN ROESCHER, ALEJANDRO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
23-07-2019
TFM DESARROLLO DE UN ENTORNO DE VERIFICACION BASADO EN UVM FRAMEWORK SÁNCHEZ LÓPEZ-TREJO, JOSÉ DAVID DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
22-07-2019
PFC SISTEMA DE GESTIÓN CENTRALIZADA EN EDIFICIO DE USO ADMINISTRATIVO CON LAS FINALIDADES DE OPERATIVIDAD Y EFICIENCIA ENERGÉTICA GARCÍA LÓPEZ, ALBERTO AZNÁREZ GONZÁLEZ, JUAN JOSÉ
DE ARMAS SOSA, VALENTÍN
25-06-2019
PFC GESTIÓN ÓPTIMA DE ENERGÍA DE UNA RED ELÉCTRÍCA RODRÍGUEZ HERNÁNDEZ, JUAN JOSÉ VEGA FUENTES, EDUARDO
DÉNIZ QUINTANA, FABIAN ALBERTO
17-05-2019
TFG DESARROLLO DE UN SISTEMA DE REPRESENTACION DE TEXTOS EN CODIGO BRAILLE MARRERO MENDOZA, ARACELI DEL PILAR DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-01-2019
Tipo Título Autor Director/es F.lectura
TFG IMPLEMENTACION DE UNA PASARELA PARA LA INTERCONEXION DE DISPOSITIVOS BLE MEDIANTE TECNOLOGIA LoRa VIERA BETANCOR, CARLOS SANTIAGO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
24-01-2019
TFG INTEGRACION DE DISPOSITIVOS BLE CON EL ASISTENTE VIRTUAL ALEXA MEDIANTE TECNOLOGIAS loT ARAÑA MELIÁN, JAVIER DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
24-01-2019
TFG DESARROLLO DE UNA PLATAFORMA PARA LA INTERACCION CON LA INTERFAZ BOD-II UTILIZANDO BLE MACÍAS CABRERA, CRISTOBAL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
06-09-2018
TFM DESARROLLO DE UNA PLATAFORMA VIRTUAL DE UN ACELERADOR HARDWARE FPGA PARA DPI LEÓN MARTÍN, SONIA RAQUEL PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
06-09-2018
TFM PLATAFORMA FPGA PCI EXPRESS PARA APLICACIONES BIG DATA. GONZÁLEZ CRESPO, IRENE NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
06-09-2018
TFG DESARROLLO DE UNA PLATAFORMA PARA LA GENERACION DE MAPAS DE RUIDO BASADA EN LA TECNOLOGIA LoRa/LoRaWAN MAYOR ARBELO, EDGAR DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
26-07-2018
TFG INTEGRACION DE BitVoicer SERVER PARA EL RECONOCIMIENTO DE COMANDOS DE VOZ EN APLICACIONES DE IoT BASADAS EN DISPOSITIVOS PHOTON NARANJO GARCÍA, GILBERTO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
20-07-2018
TFM CONTROL ÓPTIMO EN REDES ELÉCTRICAS DESEQUILIBRADAS BASADO EN ALGORÍTMO GENÉTICO. ORAMAS PIÑERO, CARLOS VEGA FUENTES, EDUARDO 20-07-2018
TFG DESARROLLO DE LA CAPA RAL EN UN ENTORNO UVM PARA LA VERIFICACION FUNCIONAL DE UN IP MULTIINTERFAZ ORIENTADO A LA COMPRENSION DE IMAGENES RAVELO MEDEROS, ÁLVARO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
18-06-2018
TFG PLATAFORMA PARA LA INTERPRETACION DEL ALFABETO DACTILOLOGICO DE LA LENGUA DE SIGNOS ESPAÑOLA BASADA EN DISPOSITIVOS IoT RIVERO SANTANA, CLAUDIA RAQUEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
18-06-2018
TFG DESARROLLO DE UNA PLATAFORMA HW/SW DE SMART PARKING BASADA EN TECNOLOGIA LoRa/LoRaWAN GONZÁLEZ ÁLVAREZ, LUIS DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
15-06-2018
TFM ENTORNO UVM PARA LA VERIFICACION FUNCIONAL DE UN IP MULTI-INTERFAZ ORIENTADO A LA COMPRESION DE IMAGENES RODRÍGUEZ RODRÍGUEZ, SAMUEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
09-02-2018
TFM ESTUDIO DE LA TASA DE TRANSFERENCIA DEL DISPOSITIVO IOT REDBEAR DUO EN COMUNICACIONES BLE RECIO RODRÍGUEZ, GABRIEL TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
09-02-2018
TFG DISPOSITIVO DE INFORMACION SOBRE PARADAS DE TRANSPORTE PUBLICO PARA USUARIOS CON DISCAPACIDAD VISUAL BASADO EN loTI LEÓN GUTIÉRREZ, SARA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
15-12-2017
PFC DESARROLLO Y PUESTA EN MARCHA DE LOS INTERCOMUNICADORES DIGITALES DEL SISTEMA DE INFORMACION AL VIAJERO EN LA SERIE A35 DEL TRANVIA DE LA CIUDAD DE ESTOCOLMO. PÉREZ LUGO, PEDRO ALEXI DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
01-09-2017
TFG LOCALIZADOR POR GPS PARA USUARIOS CON DISCAPACIDAD INTELECTUAL BASADO EN DISPOSITIVOS loT MÉNDEZ REY, LUCÍA MICAELA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-07-2017
TFM ANÁLISIS Y DISEÑO DE ACELERADORES HARDWARE SOBRE SOC BASADOS EN FPGA ORIENTADOS A APLICACIONES DE SEGURIDAD EN INTERNET DE LAS COSAS. BARRIOS ALFARO, YUBAL PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
28-07-2017
TFM INTEGRACIÓN DE UN SISTEMA DE REGISTRO Y TRANSMISIÓN VÍA BLE DE LA ACTIVIDAD BIOELÉCTRICA CEREBRAL BASADO EN DISPOSITIVOS LOT. BURGOS MUÑIZ, LAURA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-07-2017
TFG DISEÑO DE ACCESORIOS PARA MEDIDAS ON-WAFER DE CIRCUITOS INTEGRADOS GONZÁLEZ GÓMEZ, ANDREA GARCÍA GARCÍA, JAVIER AGUSTÍN 27-07-2017
TFG INTEGRACION DE UN MODELO DE REFERENCIA DESCRITO EN C EN UN ENTORNO DE VERIFICACION UVM PIÑAN ROESCHER, ALEJANDRO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
27-07-2017
Tipo Título Autor Director/es F.lectura
TFG ESTUDIO DE REDUCCIÓN DE ARMÓNICOS EN UNA INSTALACIÓN FOTOVOLTAICA ARAÑA GARCÍA, DANIEL DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
26-07-2017
TFG INSTALACIÓN DE CARGA PARA VEHÍCULOS ELÉCTRICOS EN LA RESTINGA BARRERA MAGDALENA, HERENIA ENRÍQUEZ CHAVES, MANUEL
VEGA FUENTES, EDUARDO
26-07-2017
TFM DISEÑO E IMPLEMENTACIÓN DE UNA ARQUITECTURA MAPREDUCE PARA APLICACIONES BIG DATA MEDIANTE SÍNTESIS DE ALTO NIVEL. SPAHR , JULIAN PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
25-07-2017
TFG GENERACION DE UN ENTORNO DE VERFICACION BASADO EN UVM MEDIANTE LA HERRAMIENTA SVUnit MELIÁN SEGURA, ALEXIS MANUEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
22-06-2017
TFG SISTEMA EMPOTRADO DE MONITORIZACIÓN METEOROLÓGICA DE BAJO COSTE GUTIÉRREZ HERNÁNDEZ, HÉCTOR IGNACIO VEGA FUENTES, EDUARDO
VEGA MARTÍNEZ, AURELIO
21-06-2017
TFG INSTALACIÓN SOLAR FOTOVOLTAICA PARA EDIFICIO DE INGENIERÍAS CONECTADA A RED HERNÁNDEZ RODRÍGUEZ, EDUARDO DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
20-06-2017
TFG PROYECTO DE INSTALACIÓN DE PUNTOS DE RECARGA DE VEHÍCULOS ELÉCTRICOS EN EL APARCAMIENTO DEL EDIFICIO DE INGENIERÍAS BETANCOR PERDOMO, FRANCISCO JAVIER DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
20-06-2017
TFG ANÁLISIS DE INTEGRACIÓN DEL VEHÍCULO ELÉCTRICO EN CIRCUITO TEST DE IEEE DE RED DE DISTRIBUCIÓN EUROPEA DE BAJA TENSIÓN MEJÍAS GARCÍA, LORENA DEL CARMEN DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
11-01-2017
TFG SISTEMA DE CONTROL DE UN ROBOT BASADO EN TECNOLOGIAS IOT HERNÁNDEZ NAVARRO, CARLOS ENRIQUE DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
21-12-2016
TFG ANALISIS DEL ENTORNO SLX TOOL SUITE DE SILEXICA SOBRE LA PLATAFORMA PARALLELLA QUINTANA DÍAZ, JOSHUA JESÚS DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
29-07-2016
TFM DISEÑO E IMPLEMENTACION MEDIANTE SINTESIS DE ALTO NIVEL DE UN IP PARA EL FILTRADO Y CLASIFICACION DE PAQUETES TCP/IP. VEGA DEL PINO, BENJAMIN NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
29-07-2016
TFG ANÁLISIS DE INTEGRACIÓN DE ENERGÍA FOTOVOLTAICA EN EL CIRCUITO TEST DE IEEE DE RED DE DSITRIBUCIÓN EUROPEA DE BAJA TENSIÓN HERNÁNDEZ FRAGIEL, SERGIO DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
25-07-2016
TFG MODELADO Y CARACTERIZACIÓN DE LA DEMANDA ELÉCTRICA DOMÉSTICA APLICADA A UN CIRCUITO DE TEST DE IEEE DE RED DE DISTRIBUCIÓN EUROPEA DE BAJA TENSIÓN GONZÁLEZ SOSA, SANTIAGO DÉNIZ QUINTANA, FABIAN ALBERTO
VEGA FUENTES, EDUARDO
25-07-2016
PFC SISTEMA DE CONTROL DE UNA PLANTA DESALADORA DE ÓSMOSIS INVERSA CON RECUPERACIÓN DE ENERGÍA EN RÉGIMEN VARIABLE, ALIMENTADA CON ENERGÍA SOLAR FOTOVOLTAICA MELIÁN MONROY, GUSTAVO FROILÁN VEGA FUENTES, EDUARDO 20-07-2016
TFG DISEÑO DE UN SISTEMA DE TELEGESTIÓN EN UNA PLANTA DE IMPRESIÓN RAMÍREZ QUINTANA, JOSUÉ MANUEL VEGA FUENTES, EDUARDO 23-06-2016
TFG CREACION DE UN ENTORNO DE VERIFICACION BASADO EN UVM PARA SISTEMAS DIGITALES DESCRITOS EN SYSTEM C MONTESDEOCA MATEO, JAFET RAMÓN DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
21-06-2016
TFG GESTOR DE CONTROL DE ACCESO BIOMETRICO BASADO EN DISOPOSITIVOS IoT. RECIO RODRÍGUEZ, GABRIEL TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
21-06-2016
TFG PLATAFORMA DE MONITORIZACION eHEALTH A TRAVES DEL DISPOSITIVO PHOTON EN EL AMBITO IoT. SANTANA SOSA, IVÁN JERÓNIMO TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
21-06-2016
TFG PROCESAMIENTO DE CONTENIDO VISUAL UTILIZANDO LA PLACA PARALLELLA. RODRÍGUEZ RODRÍGUEZ, SAMUEL TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
21-06-2016
TFM INTEGRACION DE COMANDOS DE VOZ EN UN DISPOSITIVO PHOTN PARA APLICACIONES DE LOT DÍAZ HERNÁNDEZ, DEULLANELA TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
15-02-2016
Tipo Título Autor Director/es F.lectura
PFC SISTEMA DE CONTROL PARA ESTACIÓN DE REGULACIÓN Y MEDIDA DE GAS NATURAL PEÑA PERDOMO, SERGIO ÓSCAR VEGA FUENTES, EDUARDO 16-12-2015
PFC DESARROLLO DEL SISTEMA DE MODELADO DEL ENTORNO Y ESTIMACION DE LA TRAYECTORIA DE DESPLAZAMIENTO EN EL ROBOT NAO SÁNCHEZ-SIMÓN DEL PINO, PABLO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
10-09-2015
TFM DESARROLLO DE LA FUNCIONALIDAD BÁSICA DE LA CAPA MAC EN UN SIMULADORWSN BASADO EN EL ESTÁNDAR IEEE 802.15.4 NAVARRO ESPINO, JAVIER ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
31-07-2015
TFG DESARROLLO DEL FIRMWARE DE CONTROL DE LOS NODOS DE UNA PLATAFORMA EXPERIMENTAL DE WSN RÍOS PEÑA, RICARDO ANTONIO ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-07-2015
TFG MEJORA DE UN TEST COMPLETO DE VERIFICACION BASADO EN UVM PARA UN ROUTER UBUS BURGOS MUÑIZ, LAURA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
18-06-2015
TFM METOLOGÍA DE DISEÑO PARA PLATAFORMAS EXTENSIBLES BASADA EN FPGA ZYNQ 7000 DE XILINX GARCÍA NIETO, ALEJANDRO NÚÑEZ ORDÓÑEZ, ANTONIO
HERNÁNDEZ FERNÁNDEZ, PEDRO
05-09-2014
TFM SÍNTESIS DE ALTO NIVEL BASADA EN XILINX VIVADO PARA ACELERADORES HARDWARE DOMÍNGUEZ HERNÁNDEZ, ADRIÁN MANUEL NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
05-09-2014
PFC DESARROLLO DE UNA INTERFAZ DE RED PARA REDES EN CHIP RECONFIGURABLES DINAMICAMENTE. GUERRA HERNÁNDEZ, FERNANDO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
23-07-2014
PFC MEJORA DE LA CALIDAD DE SUPER-RESOLUCION MEDIANTE SECUENCIAS DE VIDEO MULTI-CAMARA DE LA CRUZ ESTÉVEZ, JESÚS CARMELO MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
09-07-2014
TFM DESARROLLO DE UN ENTORNO DE VERIFICACIÓN FUNCIONAL BASADO EN UVM EXPRESS PARA UNA NOC 2X2 DOMÍNGUEZ QUINTANA, EDGAR DE JESÚS DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
09-01-2014
TFM PROTOTIPADO SOBRE PLATAFORMA FPGA DE UN DEBLOCKING FILTER PARA H.264/SUC ESPINO SANTANA, OMAR NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
25-07-2013
TFM DISEÑO Y MODELADO DE RECTIFICADORES PARA RFIDS RODRÍGUEZ DEL ROSARIO, RAÚL GARCÍA GARCÍA, JAVIER AGUSTÍN
GONZÁLEZ PÉREZ, BENITO
24-07-2013
PFC APLICACION DE LA METODOLOGIA UVM EN EL DESARROLLO DE UN ENTORNO DE VERIFICACION FUNCIONAL SOBRE PLATAFORMA MENTOR GRAPHICS OJEDA GARCÍA, RUYMÁN DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
19-07-2013
PFC DESARROLLO DE APLICACIONES MULTIMEDIA SOBRE UNA PLATAFORMA DE EMULACION DE SOC BASADA EN NETWORK-ON-CHIP SINGLA LEZCANO, GARBÍ DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
09-07-2013
PFC APLICACION DE UVM EN EL DESARROLLO DE UN ENTORNO DE VERIFICACION SOBRE PLATAFORMA CADENCE. PERDOMO PÉREZ, ZENEIDA DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
04-04-2013
PFC DESARROLLO E IMPLEMENTACION DE UN SISTEMA DE ADQUISICION Y SEGUIMIENTO DE MOVIMIENTO HUMANO. GONZÁLEZ VILLANUEVA, LARA TOBAJAS GUERRERO, FÉLIX BERNARDO
MARRERO CALLICÓ, GUSTAVO IVÁN
09-01-2013
PFC DISEÑO DE LA ARQUITECTURA DE UNA PLATAFORMA PARA LA EMULACION DE NETWORK-ON-CHIP. SINGLA LEZCANO, GARBÍ DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
31-10-2012
PFC DESARROLLO E IMPLEMENTACION HARDWARE DE UN NODO PARA REDES DE SENSORES INALAMBRICOS BASADOS EN 6LoWPAN MARTÍN RAMOS, MARINA ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
26-10-2012
PFC DISEÑO DE UN HOLTER PARA APLICACIONES VETERINARIAS. RODRÍGUEZ MARTÍN, OLIVIA MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
18-10-2012
TFM SÍNTÉSIS DE ALTO NIVEL DE UN DECODIFICADOR H.264/AVC SOBRE PLATAFORMA FPGA NERIS TOMÉ, ROMÉN NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
07-09-2012
Tipo Título Autor Director/es F.lectura
PFC ESTUDIO EN TECNOLOGIA SOI DE RFIDs EN UWB. RODRÍGUEZ DEL ROSARIO, RAÚL GARCÍA GARCÍA, JAVIER AGUSTÍN
GONZÁLEZ PÉREZ, BENITO
08-06-2012
PFC ADAPTACION DE UNA METODOLOGIA DE DISEÑO DE NOCS BASADA EN ARTERIS, AL ENTORNO DE EMULACION VSTATION LEÓN JORDÁN, RAYCO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-03-2012
PFC DESARROLLO E IMPLEMENTACION DE UNA ARQUITECTURA NETWORK-ON-CHIP (NoC) BASADA EN LA SOLUCION ROAD-NoC. DELGADO HERRERA, YARA ALEJANDRA TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
21-12-2011
PFC DESARROLLO E IMPLEMENTACION HARDWARE DE UN SISTEMA DE COMUNICACIONES INALAMBRICO SOBRE EL ESTANDAR 6LoWPAN CASTILLO HERNÁNDEZ, IGNACIO DEL TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
18-10-2011
PFC DISEÑO Y DESARROLLO DE APLICACIONES FACEBOOK PARA UNA RED SOCIAL EN LA EITE TORRES SANTIAGO, ABIGAIL HERNÁNDEZ MORERA, PABLO VICENTE 11-10-2011
PFC DISEÑO E IMPLEMENTACION DE UN CLASIFICADOR DE PAQUETES BASADO EN REGLAS ACL. GUERRA PÉREZ, KEISSY MARY TOBAJAS GUERRERO, FÉLIX BERNARDO
SARMIENTO RODRÍGUEZ, ROBERTO
13-09-2011
PFC DISEÑO E IMPLEMENTACION DE UN SISTEMA PARA LA MEDIDA DE LA SUCIEDAD EN LOS LIQUIDOS USANDO AO DE TRANSIMPEDANCIA. VITORES QUINTANA, MARÍA ELENA TOBAJAS GUERRERO, FÉLIX BERNARDO 28-07-2011
PFC MODELADO Y ANALISIS DE DEPENDENCIAS PARA GESTION FIABLE DE SERVICIOS EN INFRAESTRUCTURAS IT HETEROGENEAS. CAÑIZALEZ DÍAZ, JUAN MIGUEL TOBAJAS GUERRERO, FÉLIX BERNARDO
HERNÁNDEZ MORERA, PABLO VICENTE
27-07-2011
PFC DESARROLLO DE UNA NETWORK-ON-CHIP BASADA EN MULTIPLEXACION TEMPORAL Y CARACTERIZACION SOBRE UNA PLATAFORMA HW PERO-SANZ QUESADA, DÉBORA TOBAJAS GUERRERO, FÉLIX BERNARDO 25-07-2011
PFC MODELADO Y SIMULACION DE LA GENERACION DE RUIDO DE SUSTRATO EN UNA MATRIZ DE SENSORES SÁNCHEZ CRESPO, ALICIA MARÍA TOBAJAS GUERRERO, FÉLIX BERNARDO 15-07-2011
PFC DISEÑO E IMPLEMENTACION DE UN PROCESO PARA LA CALIBRACION AUTOMATICA DE CONVERSORES D/A. GARCÍA DÍAZ, ZAIDA TOBAJAS GUERRERO, FÉLIX BERNARDO 10-06-2011
PFC iDdicomHDLite: DESARROLLO DE UNA APLICACIÓN DICOM PARA EL TRATAMIENTO Y VISUALIZACION DE IMÁGENES MEDICAS SOBRE UN Ipad PERERA RODRÍGUEZ, LAURA DE ARMAS SOSA, VALENTÍN 19-05-2011
PFC DESARROLLO DE UN EMULADOR DE LA ARQUITECTURA LEON PARA LA VALIDACION Y CARACTERIZACION DE APLICACIONES ESPACIALES EMPOTRADAS. AGUIAR BUJALANCE, EDUARDO JOSÉ SARMIENTO RODRÍGUEZ, ROBERTO
DE ARMAS SOSA, VALENTÍN
15-04-2011
PFC DESARROLLO DE UNA METODOLOGIA DE DISEÑO DE NETWORK-ON-CHIP (NoC) BASADA EN ARTERIS. MORI DE SANTIAGO, JOSÉ ANTONIO TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
15-11-2010
PFC INTERFAZ GRAFICA DE USUARIO Y ENTORNO DE PRUEBAS PARA ALGORITMOS DE SUPER-RESOLUCION. PÉREZ ZUÑIGA, ALFREDO MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
02-11-2010
PFC DESARROLLO DE UN ENTORNO DE EMULACION PARA NoCs (NETWORKS ON CHIP) SOBRE VSTATION DE MENTOR. BAÑOS GARCÍA, CRISTINA TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
30-09-2010
PFC DISEÑO E IMPLEMENTACION DE UNA PLATAFORMA MPSOC BASADA EN EL PROCESADOR MICROBLAZE Y EL NOC AETHEREAL FALCÓN GARCÍA, ALBERTO DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
17-09-2010
PFC ROUTER RECONFIGURABLE EN TIEMPO DE EJECUCION PARA REDES EN CHIP RECONFIGURABLES (ReRoNoc). RODRÍGUEZ ROSALES, JUAN ESTEBAN TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
13-09-2010
PFC IMPLEMENTACION DE UN SENSOR INALAMBRICO DE PROPOSITO GENERAL CON BAJO CONSUMO FERNÁNDEZ REYES, CARLOS MANUEL ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
28-05-2010
PFC AUTOMATIZACION EN LA CREACION DE MODELOS DE APLICACIÓN AMM A PARTIR DE UNA TABLA DE DESCRIPCION DE PROCESOS. ALEMÁN ESTEBAN, NÉSTOR TOBAJAS GUERRERO, FÉLIX BERNARDO 05-05-2010
Tipo Título Autor Director/es F.lectura
PFC IMPLEMENTACION Y CARACTERIZACION DE UN FRONT-END PARA LA RECEPCION DAB LORENZO LEÓN, MOISÉS NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
29-04-2010
PFC INTERFAZ DE RED INALAMBRICA WIFI PARA TERMINALES MULTIMEDIA PORTATILES. ARENCIBIA RODRÍGUEZ, RITA MARÍA PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
19-04-2010
PFC VERIFICACION FUNCIONAL Y CARACTERIZACION DEL CONSUMO DE POTENCIA DE UN IC BASADO EN IEEE 802.15.4 MEDINA SEGURA, ERI TOBAJAS GUERRERO, FÉLIX BERNARDO 26-02-2010
PFC ARQUITECTURA UNIFICADA DE DEMODULADOR OFDM/TDM SÁNCHEZ BUSTAMANTE, JAVIER NÚÑEZ ORDÓÑEZ, ANTONIO 27-01-2010
PFC PUESTA A PUNTO DE UN SISTEMA DE CARACTERIZACION DE TRANSISTORES MOS INTEGRADOS MEDINA ESPINO, JONATAN VIDAL HERNÁNDEZ BALLESTER, ANTONIO
GARCÍA GARCÍA, JAVIER AGUSTÍN
22-12-2009
PFC MODULO DECODIFICADOR PARA LA SEÑAL TII (TRANSMITTER IDENTIFICATION INFORMATION) DE DAB (DIGITAL AUDIO BROADCASTING) MELIÁN PERERA, DAVID NÚÑEZ ORDÓÑEZ, ANTONIO 02-12-2009
PFC DISEÑO DE ALGORITMOS RAPIDOS PARA DECISION DE MODO EN CODIFICADORES DE VIDEO H.264/AVC CABRERA HERMÓGENES, ALBERTO TOBAJAS GUERRERO, FÉLIX BERNARDO 23-11-2009
PFC AJUSTE ADAPTATIVO DE LOS PARAMETROS DE ALGORITMOS DE SUPER-RESOLUCION PARA LA MEJORA DE LA CALIDAD DE SECUENCIAS DE VIDEO PINO ESTÉVEZ, CRISTINA ELENA DEL MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-07-2009
PFC EL IMPACTO DEL RUIDO TERMICO, RUIDO DE FASE Y DISTORSION NO LINEAL EN EL RENDIMIENTO DE UN SISTEMA MIMO 4X4 BRAVO BRITO, DAVID TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
14-07-2009
PFC DESARROLLO DE UNA APLICACION ADAPTADA A UN DISEÑO DE INSTALACION PARA TORRES Y CENTROS DE CONTROL DE TRAFICO AEREO QUEVEDO GUTIÉRREZ, EDUARDO GREGORIO TOBAJAS GUERRERO, FÉLIX BERNARDO
SARMIENTO RODRÍGUEZ, ROBERTO
09-07-2009
PFC PROYECTO DE INFRAESTRUCTURA COMUN DE TELECOMUNICACIONES, DOMOTICA EN 68 VIVIENDAS Y GARAJE PANIAGUA GUTIÉRREZ, GONZALO QUINTEIRO GONZÁLEZ, JOSÉ MARÍA
HERNÁNDEZ MORERA, PABLO VICENTE
30-06-2009
PFC CONTROL REMOTO DE ALTA FRECUENCIA PARA UN SISTEMA DE ILUMINACION DOMOTICO VIÑA RIVERO, JUAN MANUEL TOBAJAS GUERRERO, FÉLIX BERNARDO 19-06-2009
PFC MEJORA DE LA CALIDAD DE IMAGEN PARA DIAGNOSTICO MEDICO GONZÁLEZ VILLANUEVA, LARA TOBAJAS GUERRERO, FÉLIX BERNARDO
MARRERO CALLICÓ, GUSTAVO IVÁN
12-06-2009
PFC PROYECTO DE INSTALACION DE INFRAESTRUCTURA COMUN DE TELECOMUNICACION CON INSTALACION DE DOMOTICA EN EDIFICIO DE 75 VIVIENDAS, 3 LOCALES COMERCIALES Y APARCAMIENTOS KIRSCH REYES, CHRISTIAN JORGE QUINTEIRO GONZÁLEZ, JOSÉ MARÍA
HERNÁNDEZ MORERA, PABLO VICENTE
30-03-2009
PFC SISTEMA DE CONTROL DE POTENCIA DE UNA TURBINA EÓLICA DE VELOCIDAD VARIABLE CON GENERADOR SINCRONO IMANES PERMANENTES ACOPLADO A RED MEDIANTE CONVERTIDOR AC/AC GONZÁLEZ PERDOMO, JAIRO DE ARMAS SOSA, VALENTÍN
SARMIENTO RODRÍGUEZ, ROBERTO
06-03-2009
PFC DISEÑO Y MODELADO DE UNA APLICACIÓN MANAGER PARA EL CONTROL Y RECONFIGURACION DE USE-CASES SOBRE PLATAFORMAS MULTIPROCESADOR (MPSoC) MILÁN MÉNDEZ, TANIA ESTHER TOBAJAS GUERRERO, FÉLIX BERNARDO
REYES SUÁREZ, VÍCTOR
06-02-2009
PFC INFRAESTRUCTURA COMUN DE TELECOMUNICACION CON DOMOTICA PARA UN EDIFICIO DE 48 VIVIENDAS CAMPOS ORDUÑA, JAVIER HERNÁNDEZ MORERA, PABLO VICENTE
QUINTEIRO GONZÁLEZ, JOSÉ MARÍA
26-11-2008
PFC DESARROLLO E IMPLEMENTACION HARDWARE DE UN MODULO DE COMUNICACIONES INALAMBRICO DE PROPOSITO GENERAL Y BAJO CONSUMO CASTILLO HERNÁNDEZ, IGNACIO DEL ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
07-11-2008
PFC METODOLOGIZ PARA LA VERIFICACION DE IPS CON INTERFACES DE ENTRADA/SALIDA ATLANTIC Y AVALON EN EL ENTORNO PRODESIGN SANTOS FALCÓN, MARÍA LUCANA DE ARMAS SOSA, VALENTÍN
SARMIENTO RODRÍGUEZ, ROBERTO
15-10-2008
PFC DESARROLLO DE UN ENTORNO DE MONITORIZACION Y ANALISIS COMBINADO PARA SIMULACIONES RTL Y SYSTEMC TLM APLICADO A SISTEMAS EN CHIP ((SoCs) MELIÁN CASTELLANO, DÁCIL PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
19-09-2008
Tipo Título Autor Director/es F.lectura
PFC MODELADO Y MAPEADO DE APLICACIONES SOBRE PLATAFORMAS MULTIPROCESADOR (MPSoC) ALCÁNTARA ÁLVAREZ, MARGARITA DAVINIA PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
31-07-2008
PFC METODOLOGIA DE CODISEÑO HARWARE/SOFTWARE PARA UN DECODIFICADOR H.264/AVC DOMÍNGUEZ HERNÁNDEZ, ADRIÁN MANUEL PÉREZ CARBALLO, PEDRO FRANCISCO
NÚÑEZ ORDÓÑEZ, ANTONIO
25-07-2008
PFC ESTUDIO DEL TRAFICO DE DATOS DE VIDEO H264/AVC A SU PERFIL BASICO Y CONTROL ENTRE LOS NODULOS FUNCIONALES DE UN DECODIFICADOR ALCARAZ REAL-ARCE, DANIEL TOBAJAS GUERRERO, FÉLIX BERNARDO
LÓPEZ SUÁREZ, SEBASTIÁN MIGUEL
23-07-2008
PFC DISEÑO E IMPLEMENTACION DE UN CODIFICADOR DE VIDEO SIGUIENDO EL ESTANDAR H.264/AVC EMPLEANDO UN DSP RODRÍGUEZ JIMÉNEZ, MARÍA DAVINIA TOBAJAS GUERRERO, FÉLIX BERNARDO
LÓPEZ SUÁREZ, SEBASTIÁN MIGUEL
17-07-2008
PFC ENTORNO CONFIGURABLE DE VERIFICACION ALEATORIA PRA NUCLEOS IP BARROSO HERRERA, URIMAR ISABEL DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
16-07-2008
PFC DISEÑO E IMPLEMENTACION DE UN MODULO CONVERSOR DE PAQUETES RTP A FORMATO NALU PARA H.264/AVC EN SU PERFIL BASICO SIMÓN TARAMONA, DANIEL TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
10-07-2008
PFC PARALELIZACION DE UN DECODIFICADOR H,246/AVC SOBRE UNA ARQUITECTURA MULTIPROCESADORA. HERNÁNDEZ SAIZ, RUPERTO JESÚS LÓPEZ SUÁREZ, SEBASTIÁN MIGUEL
TOBAJAS GUERRERO, FÉLIX BERNARDO
01-02-2008
PFC ANALISIS Y PROTOTIPADO EN DSPs DE LA ETAPA DE ESTIMACION DE MOVIMIENTO E INTERFAZ DE E/S PARA ALGORITMOS DE SUPER-RESOLUCION HERNÁNDEZ GUERRA, EDUARDO MARTÍN MARRERO CALLICÓ, GUSTAVO IVÁN
TOBAJAS GUERRERO, FÉLIX BERNARDO
16-11-2007
PFC DISEÑO Y VERIFICACION DE UN NUCLEO IP QUE REALIZA LA PREDICCION ESPACIAL DE UN DECODIFICADOR H.264/AVC PARA VIDEO ESCALABLE ARNEDO RUIZ, MIGUEL ÁNGEL SARMIENTO RODRÍGUEZ, ROBERTO
DE ARMAS SOSA, VALENTÍN
25-10-2007
PFC DISEÑO Y VERIFICACION DE UN NUCLEO IP QUE REALIZA LA PREDICCION TEMPORAL CON PRECISION SUB-PIXEL DE UN DECODIFICADOR H.264/AVC PARA VIDEO ESCALABLE HERNÁNDEZ MEDINA, NAYRA DEL PINO DE ARMAS SOSA, VALENTÍN
MARRERO CALLICÓ, GUSTAVO IVÁN
25-10-2007
PFC DISEÑO Y VERIFICACION DE UN NUCLEO IP QUE REALIZA EL CONTROL DE LA DECODIFICACION ENTROPICA DE UN DECODIFICADOR H.264/AVC PARA VIDEO ESCALABLE LÓPEZ GARCÍA, RAQUEL MARÍA DE ARMAS SOSA, VALENTÍN
LÓPEZ FELICIANO, JOSÉ FRANCISCO
23-10-2007
PFC DISEÑO Y VERIFICACION DE UN NUCLEO IP QUE REALIZA EL PROCESO DE DECODIFICACION ENTROPICA DE UN DECODIFICADOR H.264/AVC PARA VIDEO ESCALABLE LÓPEZ BELANDIA, DIEGO TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
23-10-2007
PFC SISTEMA DE CUANTIFICACION DEL CONTENIDO DE AGUA Y ACEITE EN EL ALPEORUJO MEDIANTE NIRS VEGA MARTÍNEZ, JAVIER DE ARMAS SOSA, VALENTÍN 31-07-2007
PFC ESTUDIO, IMPLEMENTACION Y VERIFICACION DE LA ETAPA DE PREDICCION INTR-FRAME DEL ESTANDAR H.264/AVC CABALLERO DÍAZ, ABEL AIRAM TOBAJAS GUERRERO, FÉLIX BERNARDO
LÓPEZ SUÁREZ, SEBASTIÁN MIGUEL
24-07-2007
PFC DISEÑO E IMPLEMENTACION DE UN CONMUTADOR ATM EXTENDIO CON MEMORIA DE ALTA VELOCIDAD CASTRO LORENZO, LUIS ALBERTO ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
20-07-2007
PFC DESARROLLO DE UN ADAPTADOR DE RED PARA TELEVISION DE ALTA DEFINICION SOBRE IP QUEVEDO GUTIÉRREZ, EDUARDO GREGORIO SARMIENTO RODRÍGUEZ, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
13-07-2007
PFC DESARROLLO DEL NUCLEO DE UN MICROCONTROLADOR PIC17CXXX EN UNA PRIMITIVIA IP. GALLO HEISE, ALEXANDER YERAY DEL ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
09-07-2007
PFC VERIFICACION DE UN BLOQUE IP PARA APLICACIONES DE COMPRESION DE VIDO CON EL EMULADOR VSTATION DE MENTOR THADANI CÁCERES, MARCOS RAMESH DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
29-06-2007
PFC DESARROLLO DE UNA INTERFAZ DE RED PARA UNA ARQUITECTURA NETWORK-ON-CHIP (NoC) CON GARANTIAS DE QoS MARTEL MARCOS, DIEGO TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
21-05-2007
PFC INFLUENCIA DE LA GEOMETRIA DE PUERTA EN VARACTORES MOS INTEGRADOS PARA RF AMSELEM BITTÁN, ESTHER GONZÁLEZ PÉREZ, BENITO
GARCÍA GARCÍA, JAVIER AGUSTÍN
28-03-2007
Tipo Título Autor Director/es F.lectura
PFC EJGROUPS: EXTENSION DE JGROUPS ACOSTA ACOSTA, DAVID HERNÁNDEZ MORERA, PABLO VICENTE
HERNÁNDEZ ACOSTA, LUIS MIGUEL
23-03-2007
PFC ENTORNO DE CARACTERIZACION PARA ARQUITECTURAS NoC CON SOPORTE DE QoS HERNÁNDEZ MORENO, RAYCO TOBAJAS GUERRERO, FÉLIX BERNARDO
SARMIENTO RODRÍGUEZ, ROBERTO
22-03-2007
PFC MEJORA DEL PROCESO DE DISTRIBUCION DE LOS SERVICIOS DE TRANSMISION DE DATOS KOROLCZUK , JOANNA HERNÁNDEZ MORERA, PABLO VICENTE 26-02-2007
PFC SISTEMA SCADA PARA EL CONTROL DE UN ENTORNO INTEGRADO DE FABRICACIÓN MONZÓN MONTESDEOCA, MARCOS JESÚS VEGA MARTÍNEZ, AURELIO
DE ARMAS SOSA, VALENTÍN
11-12-2006
PFC DISEÑO Y FABRICACION DE UN SENSOR ANALOGICO MEDIANTE LA TECNICA HIBRIDA SÁNCHEZ HERNÁNDEZ, CARLOS TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
05-10-2006
PFC DESARROLLO DE UN ELEMENTO DE CONMUTACION PARA UNA ARQUITECTURA NETWORK-ON-CHIP (NOC) CON GARANTIAS DE QOS RIVERO RODRÍGUEZ, JOSÉ MIGUEL TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
04-11-2005
PFC ESTUDIO, DISEÑO E IMPLEMENTACION DE UN CIRCUITO DESERIALIZADOR A 2,5 GBPS PARA CONMUTADORES DE ALTA VELOCIDAD EN SIGE REGIDOR ARENALES, RAÚL TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
21-10-2005
PFC DESARROLLO DE HERRAMIENTAS Y COMPONENTES DE DEPURACION PARA UNA PLATAFORMA SOC MULTIPROCESADORA BASADA EN NETWORK-ON-CHIP(NOC) PRATS ORTIZ, JOSÉ CARLOS TOBAJAS GUERRERO, FÉLIX BERNARDO
REYES SUÁREZ, VÍCTOR
23-09-2005
PFC ESTUDIO E IMPLEMENTACION HARDWARE DE UN ALGORITMO DE PLANIFICACION PARA CONMUTADORES CSIX CON SOPORTE PARA DIFERENTES Qos Y TRAMAS MONZÓN SILVA, MARCOS ANTONIO TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
19-07-2005
PFC DISEÑO DE UNA LIBRERIA DE INDUCTORES INTEGRADOS EN TECNOLOGIA UMC 0.18 UM MEDINA DAY, OCTAVIO NAYRA HERNÁNDEZ BALLESTER, ANTONIO
DEL PINO SUÁREZ, FRANCISCO JAVIER
13-07-2005
PFC STUDY OF THE LIMIT-DUTY CYCLE PRINCIPLE AS A VOLTAGE-MODULATOR FOR ENVELOPE ELIMINATION AND RESTORATION CONFIGURATIONS PÉREZ RODRÍGUEZ, YONATAN DE ARMAS SOSA, VALENTÍN 22-06-2005
PFC ESTUDIO,DISEÑO E IMPLEMENTACION DE UN CIRCUITO SERIALIZADOR A 2,5 GBPS PARA CONMUTADORES DE ALTA VELOCIDAD EN SIGE. REGIDOR ARENALES, RAÚL TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
08-04-2005
PFC DESARROLLO DE UNA UNIDAD INTERPOLADORA DE FASE EN SIGE CON CONTROL DIGITAL SANTANA ARNAIZ, OCTAVIO ALEJANDRO TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
20-12-2004
PFC DISEÑO E IMPLEMENTACION HARDWARE DE UNA ETAPA DE ESTIMACION DE MOVIMIENTO CONFIGURABLE PARA SISTEMAS DE CODIFICACION H.264. VILLAR SÁNCHEZ, ARTURO DE ARMAS SOSA, VALENTÍN
LÓPEZ SUÁREZ, SEBASTIÁN MIGUEL
15-12-2004
PFC DISEÑO E IMPLEMENTACION HARDWARE DE UN SISTEMA CONFIGURABLE PARA LA CARACTERIZACION DE ELEMENTOS DE CONMUTACION SUÁREZ OLIVARES, CRISTÓBAL JESÚS TOBAJAS GUERRERO, FÉLIX BERNARDO
DE ARMAS SOSA, VALENTÍN
03-12-2004
PFC NEW TRANSMITTER ARCHITECTURE BASED ON THE DUTY-CYCLE PRINCIPLE BARRENECHEA ZABALA, PELI DE ARMAS SOSA, VALENTÍN 11-11-2004
PFC PENDIENTE GIL GONZÁLEZ, YERAY DE ARMAS SOSA, VALENTÍN 24-09-2004
PFC CODIGOS LDPC. DESARROLLO DE UNA ARQUITECTURA DE ALTO RENDIMIENTO PARA EL DVB-S2 ÁLVAREZ LEAL, JONATAN MARRERO CALLICÓ, GUSTAVO IVÁN
NÚÑEZ ORDÓÑEZ, ANTONIO
21-05-2004
PFC POSTE SOS A TRAVES DE GSM VIERA MARTÍN, HIMAR DANIEL HERNÁNDEZ MORERA, PABLO VICENTE 12-02-2004
PFC DISEÑO E IMPLEMENTACION DE UN CLASIFICADOR MULTICAMPO DE PAQUETES PARA COMMUTADORES DE ALTA VELOCIDAD CON SOPORTE QOS CAÑERO MORERA, VÍCTOR DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-01-2004
Tipo Título Autor Director/es F.lectura
PFC DISEÑO E IMPLEMENTACION DE UN SISTEMA DE ENCOLAMIENTO CON PRIORIDADES PARA PROCESADORES DE RED CON SOPORTE DE DIFERENTES QOS CRUZ DELGADO, NÉSTOR JAVIER DE ARMAS SOSA, VALENTÍN
TOBAJAS GUERRERO, FÉLIX BERNARDO
18-12-2003
PFC SOFTWARE PARA ESTIMACION DE LOS NIVELES DE DENSIDAD DE POTENCIA DE ESTACIONES MOVILES. GARCÍA GARCÍA, IVÁN JOSÉ ALONSO GONZÁLEZ, ITZIAR GORETTI
HERNÁNDEZ MORERA, PABLO VICENTE
17-12-2003
PFC CONTROL DE GRUPOS USANDO RADIOTRANSMISORES EN CANAL COMUN. ROMERO CHECA, JAVIER HERNÁNDEZ MORERA, PABLO VICENTE
DE LA PUENTE ARRATE, FERNANDO
01-10-2003
PFC MODELADO EN VHDL DE UN CONVERTIDOR CC/CC MULTIFÁSICO CON "INTERLEAVING" Y DE SU CIRCUITERIA DE CONTROL PEÑA FERRERA, XERACH DE ARMAS SOSA, VALENTÍN 29-09-2003
PFC IMPLANTACION DE UN ANILLO URBANO SINCRONO PARA USO DE LAS OPERADORAS DE TELECOMUNICACION. ORDOVÁS ADÁN, JESÚS SÁNCHEZ FERNÁNDEZ, JOSÉ
HERNÁNDEZ MORERA, PABLO VICENTE
30-06-2003
PFC INTERFACES DEL BUS AMBA-APB PARA UN CONJUNTO DE IPS EN UN RECEPTOR GPS. RODRÍGUEZ WRIGHT, RAYCO NÚÑEZ ORDÓÑEZ, ANTONIO
PÉREZ CARBALLO, PEDRO FRANCISCO
10-06-2003
PFC DISEÑO E IMPLEMENTACIÓN DE UN DECODIFICADOR DE TURBO CÓDIGOS PARALELO VARGAS BARROSO, AHARÓN JESÚS NÚÑEZ ORDÓÑEZ, ANTONIO 30-04-2003
PFC DISEÑO E IMPLEMENTACION EN UNA FPGA DE UNA MATRIZ DE CONMUTACION 8 X 8 SERIE SINCRONA PARA REDES DE DATOS GALVÁN FALCÓN, JORGE DE ARMAS SOSA, VALENTÍN 12-02-2003
PFC DESCRIPCION RTL DE UNA MATRIZ DE CONMUTACION ORIENTADA A CELULA ESTÉVEZ RODRÍGUEZ, FERNANDO CRISTÓBAL ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
20-01-2003
PFC DESARROLLO DE UNA UNIDAD DE RECUPERADORA DE RELOJ A 1.28 GBPS PARA COMUNICACIONES DIGITALES DE ALTA VELOCIDAD. TEJERA CLAVIJO, EFRAÍN TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
20-12-2002
PFC DESCRIPCION R.T.L.DE UN GESTOR DE PETICIONES Y PLANIFICADOR PARA CONMUTACION ORIENTADA A CELULAS BLANCO PERDOMO, NAYRA ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
04-10-2002
PFC DESCRIPCIÓN RTL DE UN CONVERSOR CSIX A ATM- EXTENDIDO (INGRESS CSIX) CHAMORRO TÁBARA, OLGA ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
30-07-2002
PFC IMPLEMENTACION DE UNA ARQUITECTURA MULTIPROCESADOR RECONFIGURABLE PARA MULTIMEDIA. REYES SUÁREZ, VÍCTOR VALENTÍN NÚÑEZ ORDÓÑEZ, ANTONIO 30-07-2002
PFC ESTUDIO Y DESCRIPCIÓN SINTETIZABLE DE UN TRANSCEPTOR SDH PARA REDES DE ALTA VELOCIDAD. ARTEAGA MESA, RUBÉN PASCUAL TOBAJAS GUERRERO, FÉLIX BERNARDO
ESPER-CHAÍN FALCÓN, ROBERTO
23-05-2002
PFC DISEÑO E IMPLEMENTACION DE LIBRERIAS DE CELULAS EN HGaAs IV PARA CIRCUITOS DE ALTA VELOCIDAD. ORTEGA MARTÍN, FRANCISCO ANDRÉS ESPER-CHAÍN FALCÓN, ROBERTO
TOBAJAS GUERRERO, FÉLIX BERNARDO
26-04-2002
PFC IMPLEMENTACION DE UN INTERFAZ DEL BUS AMBA PARA LA BIBLIOTECA DE IPS DE FRAUNHOFER IIS-A TABARES RAMOS, SEVERO MANUEL NÚÑEZ ORDÓÑEZ, ANTONIO 15-03-2002
PFC DISEÑO DE UNA RED DE TELECOMUNICACIONES EN EL POLÍGONO INDUSTRIAL DE ARINAGA LÓPEZ RAMOS, LUIS ALFONSO HERNÁNDEZ MORERA, PABLO VICENTE 07-03-2002
PFC HERRAMIENTA DE VERIFICACIÓN Y TRADUCCIÓN DE LENGUAJE ALGORÍTMICO A LENGUAJE DE ALGO NIVEL GARCÍA MELGAR, JOSEFA MIRIAM MARTEL JORDÁN, ERNESTINA ÁNGELES
HERNÁNDEZ MORERA, PABLO VICENTE
21-02-2002
PFC TUTORIAL PARA LA ELABORACION DE PROYECTOS DE INFRAESTRUCTURAS COMUNES DE TELECOMUNICACIONES (ICT) PERDOMO DELGADO, MARÍA NURIA HERNÁNDEZ MORERA, PABLO VICENTE 22-01-2002
PFC SIMULACION ELECTRICA DE DISPOSITIVOS DE HETEROESTRUCTURAS MEDIANTE EL SIMULADOR ELECTRICO APLAC QUINTANA RAMÍREZ, NAUZET DEL PINO SUÁREZ, FRANCISCO JAVIER
HERNÁNDEZ BALLESTER, ANTONIO
29-10-2001
Tipo Título Autor Director/es F.lectura
PFC DISEÑO E IMPLEMENTACION DE UN SISTEMA DE PROTECCION, MONITORIZACION Y CONROL DE SISTEMAS DE ENERGIA ELECTRICA HERNÁNDEZ MARTÍ, LUIS DE ARMAS SOSA, VALENTÍN
VEGA MARTÍNEZ, AURELIO
24-07-2001
PFC ENTORNO GRAFICO DE SIMULACIÓN DE TIEMPOS DE PROPAGACIÓN BASADO EN EL PULIDO GONZÁLEZ, JUAN MARCOS GARCÍA GARCÍA, JAVIER AGUSTÍN 22-06-2001
PFC VARIADOR DE VELOCIDAD P/ MOTORES ASINCRONOS BASADO EN MICROCONTROLADO VEGA RAMÍREZ, IBÁN ANTONIO HERNÁNDEZ BALLESTER, ANTONIO 08-03-2001
PFC DISEñO SISTEMA DE TENSIóN DE GENERADOR VEGA FUENTES, EDUARDO NÚÑEZ ORDÓÑEZ, ANTONIO 21-04-1998
PFC DISEñO DE UN SISTEMA DE TELEMANDO PARA RED EST.BOMBEO AGUAS RES. GC. LEÓN DEL ROSARIO, SONIA NÚÑEZ ORDÓÑEZ, ANTONIO 02-04-1998
PFC IMPLEMENTACION DE UN MODELO PARA HFET EN SPICE3 DE BERKELEY PINO SUÁREZ, FRANCISCO JAVIER DEL HERNÁNDEZ BALLESTER, ANTONIO 07-11-1997
PFC ESTRATEGIA DE COLOCADO PARA LA SINTESIS FISICA DE CELULAS DIGITALES. RUANO LEÓN, MARIO DE ARMAS SOSA, VALENTÍN 08-10-1996
PFC DISEÑO DE UN AUTOMATA PROGRAMABLE CON RADIO-MODEM INCORPORADO PARA TEL MORALES PÉREZ, ANTONIO EUGENIO NÚÑEZ ORDÓÑEZ, ANTONIO 17-09-1996
PFC EVALUACION DE PRESTACIONES DE LAS FAMILIAS LOGICAS ECL Y CML PINO SUÁREZ, FRANCISCO JAVIER DEL HERNÁNDEZ BALLESTER, ANTONIO 19-01-1996
PFC DISEñO Y EVALUACION ARQUITECTURA CPU EMULADORA DEL TMS32010 BAUTISTA DELGADO, TOMÁS NÚÑEZ ORDÓÑEZ, ANTONIO 06-04-1992
Título Equipo investigador Importe Ámbito Tipo F.inicio F.fin
Circuitos Integrados Para Antenas de Arrays en Fase Para Estaciones Base Para Constelaciones Leo DEL PINO SUÁREZ FRANCISCO JAVIER (IP)
LALCHAND KHEMCHANDANI SUNIL (IP)
GARCÍA GARCÍA JAVIER AGUSTÍN
GONZÁLEZ PÉREZ BENITO
78650 Nacional Proyecto De Convocatoria Pública Competitiva 01/09/2022 31/08/2025
Talent Imágenes Hiperespectrales Para Aplicaciones de Inteligencia Artificial LÓPEZ SUÁREZ SEBASTIÁN MIGUEL (IP)
MARRERO CALLICÓ GUSTAVO IVÁN (IP)
GUERRA HERNÁNDEZ RAÚL CELESTINO
HERNÁNDEZ FERNÁNDEZ PEDRO
HERNÁNDEZ GUEDES ABIÁN
LEÓN MARTÍN SONIA RAQUEL
LÓPEZ FELICIANO JOSÉ FRANCISCO
MARTEL JORDÁN ERNESTINA ÁNGELES
MARTÍNEZ VEGA BEATRIZ
NÚÑEZ ORDÓÑEZ ANTONIO
ORTEGA SARMIENTO SAMUEL
PÉREZ CARBALLO PEDRO FRANCISCO
QUEVEDO GUTIÉRREZ EDUARDO GREGORIO
SARMIENTO RODRÍGUEZ ROBERTO
175813 Nacional Proyecto De Convocatoria Pública Competitiva 01/09/2021 31/08/2024
Cpu Automata de Control de Cambios NÚÑEZ ORDÓÑEZ ANTONIO (IP) 12000 Autonómico Convenio-Contrato 05/03/2012 04/03/2014
Desarrollo Implementación Dispositivos Firma Electrónica NÚÑEZ ORDÓÑEZ ANTONIO (IP) 36000 Autonómico Convenio-Contrato 05/03/2012 04/03/2016
Nº solicitud Título Inventores Fecha concesión
200700171 Circuito de carga shunt-peaking modificado para mantener constante la magnitud de la ganancia de LNAS integrados sobre anchos de banda grandes Del Pino Suárez, Francisco Javier
García, Javier
García Vázquez, Hugo
González Pérez, Benito
Hernández Ballester, Antonio
Lalchand Khemchandani, Sunil
14/07/2010
200300853 Procedimiento para la transmisión multipunto adaptada de señales digitales de alta velocidad en circuitos impresos y readaptación a los equipos de medida De Armas Sosa, Valentín
Esper-Chaín Falcón, Roberto
González González, Francisco
Sarmiento Rodríguez, Roberto
Tobajas Guerrero, Félix Bernardo
Tubio Araujo, Óscar M.
16/05/2006
Apellidos, nombre Convocatoria Organismo financiador Responsable Año convocatoria
GUERRA HERNÁNDEZ, RAÚL CELESTINO 2013-2 PTC INSTITUTOS Universidad Las Palmas de Gran Canaria NÚÑEZ ORDÓÑEZ, ANTONIO 2013
ARIAS PÉREZ, JONATHAN 2008 PTC Universidad Las Palmas de Gran Canaria HERNÁNDEZ BALLESTER, ANTONIO 2008
ELEJALDE ROMAN, YANIRA LUISANA PTC2014-3 VACANTES GRUPOS Universidad Las Palmas de Gran Canaria NÚÑEZ ORDÓÑEZ, ANTONIO 2014
RODRIGUEZ DEL ROSARIO, RAÚL PTC 2017-1 INSTITUTOS Universidad Las Palmas de Gran Canaria NÚÑEZ ORDÓÑEZ, ANTONIO 2017
SANTOS FALCÓN, MARÍA LUCANA POSTDOCTORAL Universidad Las Palmas de Gran Canaria NÚÑEZ ORDÓÑEZ, ANTONIO 2015
JIA LI, ZAI JIAN BOP nº 117 DE 13/09/06 CAB NÚÑEZ ORDÓÑEZ, ANTONIO 2006
MARRERO CALLICÓ, GUSTAVO IVÁN BOE Nº 287 DE 01/12/95 MEC NÚÑEZ ORDÓÑEZ, ANTONIO 1995
GARCÍA AGUIAR, LUZ ALIDA BOE Nº 180 de 29/07/03 MECD NÚÑEZ ORDÓÑEZ, ANTONIO 2003
JIA LI, ZAI JIAN BOE DE 10/04/2006 MEC NÚÑEZ ORDÓÑEZ, ANTONIO 2006
GARCÍA GARCÍA, JAVIER AGUSTÍN BOC Nº 80, DE 1/7/94 UNIV HERNÁNDEZ BALLESTER, ANTONIO 1994
MARRERO CALLICÓ, GUSTAVO IVÁN BOC Nº 80, DE 1/7/94 UNIV NÚÑEZ ORDÓÑEZ, ANTONIO 1994
GOÑI ITURRI, AMAYA BOC Nº 154 DE 20/11/2002 UNIV HERNÁNDEZ BALLESTER, ANTONIO 2002
DÍAZ ORTEGA, ROBERTO BOC Nª 149 DE 27-11-96 UNIV HERNÁNDEZ BALLESTER, ANTONIO 2006
Productividad Variable P=14,65 (corte=47,88). Variable S=46 (corte=66,21). Clasificación GIR: A
Publicaciones Accedacris
Proyectos Accedacris
Patentes Accedacris
Volver
Volver arriba